Дифференциальный выпрямитель
Изобретение относится к области электроизмерений. Может быть использовано для преобразования разности двух переменных напрйжений в постоянное . Цель изобретения - повышение точности и увеличение коэффициента передачи, достигается путем уменьшения влияния остаточных параметров транзисторных ключей. Для этого в устройство дополнительно введены третья 16 и четвертая 17 интегральные Пары коменсированных транзисторных ключей на транзисторах 18 и 19, 20 и 21 с обратным типом проводимости по отношению к транзисторам 1 и 2 пар, а также пятый 22, шестой 23, седьмой 24 и восьмой 25 резисторы. На чертеже также показаны транзисторы 4 и 6 первой пары 1 ключей и 8 и 10 второй пары 2 ключей, нагрузка 15, резисторы 3 и 5, 7 и 9, шины 11 и 12, 13 и 14. В устройстве влияние остаточных параметров на результат преобразования снижается в ГгГ раз, где п - число пар интегральных компенсированных ключей. В данном устройстве это влияние снижено в 1,41 раза. 1 ил, С (/) -л « + ю ел О СП ND 00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU„„1250528 A 1
1511 4 Г 01 Н 19/22
OIlHCAHHE ИЗОБРЕТЕНИЯ
\ г, 1
1!
К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ гОсудАРстВенный кОмитет сссР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3826401/24-21 (22) 19.12.84 (46) 15,08.86. Бюл. к 30 (71) Куйбышевский ордена Трудового
Красного Знамени политехнический институт им. В.В ° Куйбышева (72) Г.Н.Кирюшин (53) 621.317.7(088.8) (56) Авторское свидетельство СССР
В 864 156, кл. С 01 R 19/22, 11. 12,79.
Авторское свидетельство СССР
Ф 1166002, кл. G 01 R 19/22, 04,04.83, (54) ДИФФЕРЕНЦИАЛЬНЪ|Й ВЫПРЯМИТЕЛЬ (57) Изобретение относится к области электроизмерений. Может быть использовано для преобразования разности двух переменных напряжений в постоянное. Цель изобретения — повышение точности и увеличение коэффициента передачи, достигается путем уменьшения влияния остаточных параметров транзисторных ключей. Для этого в устройство дополнительно введены третья 16 и четвертая 17 интегральные пары коменсированных транзисторных ключей на транзисторах 18 и 19, 20 и 21 с обратным типом проводимости по отношению к транзисторам 1 и
2 пар, а также пятый 22, шестой 23, седьмой 24 и восьмой 25 резисторы.
На чертеже также показаны транзисторы 4 и 6 первой пары 1 ключей и 8 и 1О второй пары 2 ключей, нагрузка
15, резисторы 3 и 5, 7 и 9, шины
11 и 12, 13 и 14. В устройстве влияние остаточных параметров на результат преобразования снижается в раз, где и — число пар интегральных компенсированных ключей. В данном устройстве это влияние снижено в
1,41 раза. 1 ил.
1 2 5() ) 28
25 рлльцыс пэ.ры компецсировацггьгх трацзисторцьгх ключей с обратным типом про- gp водимости »о отцошецин к проводимости транзисторов первой 1 и второй 2 пар. Эмцттеры первого 18 и второго
19 транзисторов третьей пары 16 соединены соответственно с первой входной шиной 11 и третьей входной шиной
13. Эмитгеры первого 20 и второго 21 транзисторов четвертой пары 17 цодИзобретение относится к электроii ivepe»»a>i и может быть цс»ользовлцо (ля прсггбрлзовлция рлз»оотг(двух
»ереме»цых цлпряженцй ц и стояццое. (;ель цзобретеггця — и звьннеггие точцостг ц увеличение коэф(ягциентл передачи путем умец ьн(ецця в.. ияггця остлточцьгх плрлметрог трэ ц»нсторых клнвгей.
1О ((л 1ертеже приведена электрическая приггццциальцля схема дифференциального вьгпрямителя.
;В(ффере щилльньгй вьн.рямите:Ib содержит первую 1 и вторую 2 пары ц»15 тегральньгх компенсированных транзисторных ключей одного типа прогводц|ости, первый Резистор 3, первый вывод которого подключ«ц к базе первого транзистора 4 первой пари клн1чгй 1, второй резистор 5, первый вывод которого подключен K базе второ го транзистора 6 первой пары клкчей
1, третий резистор 7, первый вывод которого подключен к базе первого транзистора 8 вторс и пары ключей 2, четвертый резистор 9, первый вывод которого подключен к базе второго транзистора 10 BT Oðîé пары ключей
2. Эмцттер первого трлцзистора 4 перRoA пары 1 и второй вывод второго резистора 5 подключены к первой входной шине 11. Эмиттер второго трлнзистора 6 первой пары 1 и второй вывод первого резистора 3 подключены ко второй входной шине 12. Змиттер пер- 35 вого транзистора 8 второй пары 2 ц второй вывод четвертого резистора 9 подключены к третьей входной шине 13.
Эмиттер второго транзистора 10 второй пары 2 и второй вывод третьего резцс- 40 тора 7 подключены к четвертой входной гшгце 14. Коллекторы транзисторов и 6 первой пары 1 подключены к первому выводу нагрузки 15, ко второму выводу которой подключены коллекторы 45 транзисторов 8 и 10 гторой пары. 2. ,(ифферсцщилльцый выпрямит ель содержит также третью 16 и четвертую 17 интегк.»c«e»ii соответственно ко второй 12 четвертой 14 вхолцьм шинам. Влзы г(«рвого транзистора 18 и второго транзистора 19 третьей пары 16, а тлкже первого транзистора 20 и второго трлнзисторл 21 четвертой пары 17 соедцггецы соответственно со второй
12, четвертой 14, первой 11 и второй
12 входными шинами через отдельные резисторы: пятый 22, шестой 23, седьмой 24 ц восьмой 25.
Дифферс(гцилльць(й выпрямитель работает следукнцим образом.
К входным шинам 11 и 12 подключается первый источник переменного напряжения, л к входным шинам 13 и
14 — второй. 1!Редположим, что для
Рассматривлемогc полупериода напряжение источников переменного напряжения соответствует указанному на чертеже °
Тогда открыты транзисторы 6 и 10 первой 1 и второй 2 пар и оба транзистора 18 и !9 третьей пары 16. Транзисторы 20 и 21 четвертой пары 17 и транзисторы 4 и 8 первой 1 и второй 2 пар в этот полупериод закрыты. В итоге по нагрузке 15 протекает разност-. цый ток и разность напряжений источников переменных напряжений также приложена непосредственно к нагрузке 15. В другой полупериод открыта четвертая ара 17 и транзисторы 4 и 8 первой 1 и второй 2 пар, а третья нара 16 и трлзисторы 6 и 10 первой
1 и второй 2 пар закрыты. При этом разностный ток протекает по нагрузке
15 в том же направлении и разностное напряжение приложено полностью к нагрузке 15. Можно математически показать, что с учетом случайного закона распределения величин и знака остаточных параметров транзисторных ключей влияние остаточных параметров на результат преобразования снижается в;и рлз, где n — число плр интегральных компенсированных ключей.
Таким образом, влияние остаточных параметров на результат преобразования снижено примерно в 1,41 раза.
Кроме того, коэффиц.-гент преобразования увеличен в два раза, так как не нужны бллансировочные потенциометры, которые образовывали делитель. Выпрямитель может быть выполнен в ин-! тегральном исгго: ненни ц заклк1чен в один объем. Это способ<- твует повы1250528 шению стабил»ности его коэффициента передачи.
В опьггном образце дифференциального выпрямителя использованы интегральные компенсированные транзисторные ключи типа КР162КТ 1 и ограничивающие резисторы С2-29. формула изобретения
Составитель Л.Пучковский
Техред Г.! ербер Корректор Г.Решетник
Редактор Н.Горват
Заказ 4372/18
Тираж 728 П дписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. ужгород, ул. Проектная, 4
Дифференциальный выпрямитель, содержащий первую и вторую пары интегральных компенсированных транзисторных ключей одного типа проводимости, первую входную шину, соединенную с эмиттером первого транзистора первой пары, вторую входную шину, соединенную с эмиттером второго транзистора первой пары, третью входную шину, соединенную с эмиттером первого транзистора второй пары, четвертую входную шину, соединенную с эмиттером второго транзистора второй пары нагрузку, одним выводом соединенную- с коллекторами первой пары транЗисторных ключей, другим выводом — с коллекторами второй пары, первый, второй, третий и четвертый резисторы, первый вывод каждого из которых соединен с базой соответственно первого транзистора первой пары, второго транзистора первой пары, первого транзистора второй пары и вто5 рого транзистора второй пары, о т л и ч а ю шийся тем, что, с целью повышения точности и увеличения коэффициента передачи, в него дополнительно введены третья и чет10 вертая пара интегральных транзисторных ключей с проводимостью, обратной по отношению к проводимости первой и второй пар, а также пятый, шестой, седьмой и восьмой резисторы, при этом база первого транзистора третьей пары через пятый резистор соединена со второй входной шиной и эмиттером первого транзистора четвертой пары, база второго транзистора третьей пары соединена через шестой резистор с четвертой входной шиной и эмиттером второго транзистора четвертой пары, база первого транзистора соединена через седьмой резистор с
25 первой входной шиной и эмиттером первого транзистора третьей пары, а база второго транзистора четвертой пары соединена через восьмой резистор с третьей входной шиной и эмиттером второго транзистора третье; пары,


