Устройство для контроля цифровых последовательностей
Изобретение относится к области вычислительной техники и может быть использовано для кон,троля дискретных сигналов. Целью изобретения является упрощение устройства. Отличительной особенностью предложенного устройстна является совмещение в одном регистре сдвига функций управления и накопления информации. Устройство позволяет блокировать поступлении информации при пр.евьшении разрядности информации более, чем длина регистра. Кроме того, предложенное устройство позволяет индицировать контролируемые последовательности в шаговом режиме. Поставленная цель достигается за счет введения триггера и генератора одиночного импульса. 1 шт..
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
{ю 4 С 06 Г 11/16
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ еу
ОПИСАНИЕ ИЗОБРЕТЕНИЯ / н ABTopcHQMv свидетельств (21) 3617125/24-24 (22) 08.07.83 (46) 15.06.86. Бюп. У 22 (72) В.Н.Шведов, В.В.Пыраев и Б.А.Аюпов (53) 681. 3(088.8) (56) Авторское свидетельство СССР
Р 1019454, кл. G 06 Р 11/22, 1982.
Авторское свидетельство СССР
В 1076908, кл. G 06 Р 11/22, 1982. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ
ПОСЛЕДОВАТЕЛЬНОСТЕЙ (57) Изобретение относится к области вычислительной техники и может быть
ÄÄSUÄÄ 12 О I A использовано для контроля дискретных сигналов. Целью изобретения является упрощение устройства. Отличительной особенностью предложенного устройства является совмещение в одном регистре сдвига функций управления и накопления информации. Устройство позволяет блокировать поступлении информации при превышении разрядности информации более, чем длина регистра.
Кроме того, предложенное устройство позволяет индицировать контролируемые последовательности в шаговом режиме, Поставленная цель достигается за счет введения триггера и генератора одиночного импульса ° 1 ил..
238081 2 индикации в пошаговом режиме при помощи импульсов генератора 4 одиночного импульса, поступающих в режиме считывания на синхровходы регистров
5 1 с выхода генератора 4 импульсов через коммутатор 6, который управляется по входу 9 переключения режимов устройства.
Устройство позволяет при длине
10 входной последовательности, поступающей на группу 7 входов устройства, большей, чем длина регистров 1 сдвига, устранить потери информации.
Это достигается тем, что после заf5 полнения и -го регистра 1 сдвига нулевой уровень, возникающий на выходе триггера 2, поступает на вход элемента И 3, запрещая тем самым прохождение синхроимпульсов на синхро20 входы регистров I сдвига. Запись информации в регистры 1 прекращается, и в них хранится информация с контролируемых последовательностях.
Таким образом, и -й регистр 1
25 сдвига выполняет функцию хранения (запомйнания) информации, поступающей по входу контролируемой последовательности, а также управляет глубиной анализа, т.е. задает число тактов
30 проверяемой последовательности.
При индикации информации регистров 1 сдвига после записи в них информации коммутатор б по входу 9 переключения режима устройства подключает выход генератора 4 одиночного импульса к синхровходам регистра I
I сдвига. Это позволяет анализировать контролируемые последовательности потактно при поступлении сигнала по
40 входу 8 запуска генератора одиночного импульса или вручную с частотой, определяемой оператором. Это позволяет последовательно просматривать разряды контролируемых последователь4 ностей в блоке 5 индикации,. формула изобретения о записываются логические значения сигналовр поступающих с группы 7 вхо. дов устройства. Элемент И 3 пропускает синхроимпульсы до тех пор, пока регистры I сдвига полностью не заполнятся контролируемыми последовательностями, В этот момент времени нулевой уровень, предварительно записанный в первый разряд и -го регистра сдвига, поступает в триггер
2. Нулевой сигнал с выхода триггера 2 поступает на вход элемента И 3, запрещая тем самым прохождение синхроимпульсов на синхровходы регистров
1 сдвига. Запись информации в регистры i прекращается, и в них хранится информация контролируемых последовательностей.
Отображение хранящейся в регистре
1 информации производится в блоке 5
Изобретение относится к электроизмерительной технике и может быть использовано для контроля дискретных сигналов в каналах ввода-вывода цифровых .вычислительных машин.
Целью изобретения является упрощение устройства.
На чертеже показана блок-схема устройства, Устройство содержит регистры 1 сдвига, триггер 2, элемент И 3, ге-. нератор 4 одиночного импульса, блок
5 индикации, коммутатор 6, группу 7 входов контролируемых последовательностей, вход 8 запуска генератора и одиночного импульса, вход 9 переключения режима устройства, тактовый вход 10 устройства, вход 11 начальной установки устройства.
Устройство работает следующим образом.
В начале работы по входу 11 начальной установки устройства.на вход сброса первого разряда П -го регистра сдвига и на входы установки в единицу разрядов с второго по N -й
П"ro разряда регистра сдвига подается короткий импульс, по которому 1-регистр устанавливается в состояние О, 1, Этот же импульс устанавливает триггер 2 в.единичное состояние, Следовательно, триггер 2 разрешает прохождение тактовых импульсов по ,тактовому входу IO через элемент И 3.
Синхроимпульсы поступают на синхровходы регистров 1 сдвига. По каждому синхроимпульсу в регистры 1 сдвига
Устройство для контроля цифровых последовательностей, содержащее и регистров сдвига (где и — число контролируемых последовательностей), блок индикации, элемент И, коммутатор, причем группы входов контролируемых последовательностей устройства подключены соответственно к информационным входам регистров сдвига, тактовый вход устройства соединен с!
2380
Составитель Н.Торопова
Техред Л.Сердюкова Корректор В.Бутяга
Редактор И.Циткина
Тираж 671 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий.113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 3293/50,Производственно-полиграфическое предприятие, r Ужгород, ул. Проектная, 4
3 первым входом элемента И, о т л и— ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены триггер и генератор одиночного импульса, причем выходы последних разрядов с первого по (и — 1)-й регистров сдвига соединены соответственно с первого по (n — 1)-й входами блока индикации, выход последнего разряда h -ro регистра сдвига соединен с 1п й-м: входом блока индикации и с информационным входом триггера, синхровход которого соединен с синхровходами регистров сдвига и с выходом коммутатора, управляющий вход которо- го является входом переключения режима устройства, вход запуска гене81 4 ратора одиночного импульса устройства соединен с управляющим входом генератора одиночного импульса, выход которого соединен с первым информационным входом коммутатора, второй информационный вход которого соединен с выходом элемента И, вход сброса первого разряда и -го регистра сдвига соединен с входами установки в единицу разрядов с второго по щ -й (где и — число разрядов в контролируемой последовательности) и -го регистра сдвига, с единичным входом триггера и является входом начальной установки устройства, а выход триггера соединен с вторым входом элемен-. та И.


