Постоянное запоминающее устройство
Изобретение относится к вычислительной технике, а именно к постоянным запоминающим устройствам, и может быть использовано в запоминающих устройствах с самодиагностикой. Цель изобретения - повышение надежности устройства, которое содержит блок памяти, состоящий из 2 интегральных микросхем, первый и второй мультиплексоры, элемент И-ИЛИ, информационные и адресные щины. Повышение надежности достигается за счет возможности однозначно локализовать возникающие неисправности с точностью до ИМС, причем все контрольные константы располагаются в одной зоне ПЗУ по отношению к адресным входам устройства, что не будет накладывать ограничений при программировании ПЗУ. 1 ил., 1 табл. ГчЭ 00 05 СП ел ГчЭ
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1
„„SUÄ» 1236552
159 4 G ll С 17 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3577980/24-24 (22) 13.04.83 (46) 07.06.86. Бюл. № 21 (72) И. И. Клепиков (53) 681.327.66 (088.8) (56) Авторское свидетельство СССР № 858118, кл. G ll С 29/00, 1979.
Авторское свидетельство СССР № 860136, кл. G ll С 17/00, 1979. (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ
УСТРОЙСТВО (57) Изобретение относится к вычислительной технике, а именно к постоянным запоминающим устройствам, и может быть использовано в запоминающих устройствах с самодиагностикой. Цель изобретения повышение надежности устройства, которое содержит блок памяти, состоящий из 2" интегральных микросхем, первый и второй мультиплексоры, элемент И-ИЛИ, информационные и адресные шины. Повышение надежности достигается за счет возможности однозначно локализовать возникающие неисправности с точностью до ИМС, причем все контрольные константы располагаются в одной зоне ПЗУ по отношению к адресным входам устройства, что не будет накладывать ограничений при программировании ПЗУ. 1 ил., 1 табл.
1236552
Формула изобретения
Изобретение относится к вычислительной технике, а именно к постоянным запоминающим устройствам, и может быть использовано в запоминающих устройствах с самодиагностикой.
Цель изобретения — повышение надежности устройства.
На чертеже представлена структурная схема устройства.
Постоянное запоминающее устройство содержит блок 1 памяти, состоящий из 2" интегральных микросхем, первый 2 и второй 3 мультиплексоры, элемент И вЂ” ИЛИ 4, 1информационных шин и m адресных шин.
Устройство работает следующим образом.
Общая емкость ПЗУ составляет 2 ячеек.
При этом 2" ячеек отводится для прошивки контрольных констант, причем каждая контрольная константа является суммой информации соответствующей ИМС и располагается в последней ячейке данной ИМС.
Рассматривают адреса (на входе блока 1) последних ячеек каждой из 2" интегральных микросхем и адреса 2 последних ячеек и блока 1, расположенных в 2"-й ИМС.
Если на адресных шинах устройства задан адрес ячейки ПЗУ, отличный от адресов, приведенных в таблице, то на выходе элемента И вЂ” ИЛИ 4 и управляющих входах первого 2 и второго 3 мультиплексоров есть логический «0» и и первых адресных шин устройства соединены с и первыми входами блока 1, а и последних адресных шин устройства — с и последними входами блока 1.
Если на адресных шинах устройства задан адрес ячейки ПЗУ, соответствующий одному из адресов, приведенных в таблице, то на первой или второй группе входов элементов И вЂ И 4 собираются логические
«1», логическая «1» сформируется на выходе элемента И вЂ” ИЛИ 4, переключаются первый 2 и второй 3 мультиплексоры и и первых адресных шин устройства соединены с п последними входами блока 1, а п последних адресных шин устройства соединены с и первыми входами накопителя.
Таким образом, при прошивке контрольных констант каждой в своей ИМС, произведя суммирование информации какой-либо ИМС, сравнивается полученная сумма с контрольной константой, расположенной в той же ИМС, что позволяет однозначно локализовать неисправность с точностью до
ИМС, в то же время по отношению к адресным входам устройства все контрольные константы располагаются в одной зоне
ПЗУ (в 2 последних ячейках), что не накладывает ограничений при программировании ПЗУ.
Постоянное запоминающее устройство, содержащее блок памяти, выходы которого являются выходами устройства, входы первой группы являются адресными входами первой группы устройства, первый и второй мультиплексоры, отличающееся тем, что, с целью повышения надежности устройства, оно содержит элемент И вЂ” ИЛИ, выход которого соединен с управляющими входами первого и второго мультиплексоров, выходы которых соединены соответственно с входами второй и третьей групп блока памяти, входы первой группы первого мультиплексора соединены с входами второй группы второго мультиплексора и являются адресными входами второй группы устройства, входы второй группы первого мультиплексора соединены с входами первой группы второго мультиплексора и являются адресными входами третьей группы устройства, входы первой и второй групп элемента И вЂ” ИЛИ соединены с соответствующими адресными входами устройства.
1236552
Адреса последних ячеек блока памяти, расположенных в 2"-й ИМС
Адреса посчедних ячеек каждой из
2"-й ИМС
Номер адрес на входе ячейки) Номер Адрес на входе блока памяти
ИМС блока памяти
00...00 11..11 11..11 2 -2 +1 11...11 11...11 00...00
00..01 11..11 11..11 2 — 2 +2 11 ..11 11...!1 00... Ol
00..10 11..11 11..11 2 — 2 +3 11...11 11...11 00...10
i — 1 11..11 11..11 2 -2 +i ll...11 11...11 i — 1
2 -2
2 -2
2 — 1
2"-1
2 и разрядов и разрядов и разрядов и разрядов
m разрядов
m разрядов — — — —
m-Рп и т и
П7 — /7
Составитель Г. Бородин
Тех ред И. Верес Корректор М. Макси мишинец
Тираж 543 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1! 3035, Москва, 7К вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4
Редактор М. Бланар
За каз 3014/55
11..01 11..11 11..11
I1..10 11..11 11..11
«р " .« 3
11...11 11...11 11...01
11...11 11...11 11...10
11...11 11...11 11...11


