Устройство для установки триггерных схем в исходное состояние
Изобретение относится к инте- . тральной электронике. Предназначено для установки триггерных схем в исходное состояние непосредственно при включении напряжен ия питания. Может использоваться в интегральных схемах (БИС) на дополнительных ЬЩП-траизисторах. .Цель изобретения - упрощение устройства в интегральном исполнении. Устройство содержит логический элемент (ЛЭ) ИЛИ-НЕ 1, инвертор 2,М-входовый ЛЭ ИЛИ-НЕ-9. На вход этого элемента поступают сигналы от триггерных устройств, которые необходимо устанавливать в исходное состояние. ЛЭ ИЛИ-НЕ 1 и инвертор 2 образуют RS-триггер, принципиальная схема которого приводится в описании изобретения . 2. ил. 70 (Л В .8 /V 00 о: о 00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
PECIlYEiËÈH цц 4 Н 03 К 21/38
ОПИОАНИЕ ИЗОБРЕТ
Н ABT0PCH0MV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3773102/24-21 (22) 20.07.84 (46) 15.05.86. Бюл. Ф 18 (72) В.В.Коробов (53) 621.374(088.8) (56) Авторское свидетельство СССР
У 864579, кл. Н 03 К 21/32, 1981.
Авторское свидетельство СССР
У 819964, кл. Н 03 К 21/32, 1981. (54) УСТРОЙСТВО ДЛЯ УСТАНОВКИ TPHI ГЕРНЫХ СХЕМ В ИСХОДНОЕ СОСТОЯНИЕ (57) Изобретение относится к интегральной электронике. Предназначено е для установки триггерных схем в исходное состояние непосредственно при
„„80„„1231603 включении напряжения питания. Может использоваться в интегральных схемах (БИС) на дополнительных МДП-транзисторах. Цель изобретения — упрощение устройства в интегральном исполнении.
Устройство содержит логический элемент (ЛЭ) ИЛИ-НЕ 1, инвертор 2,М -входовый ЛЭ ИЛИ-НЕ 9. На вход этого элемента поступают сигналы от триггерных устройств, которые необходимо устанавливать в исходное состояние.
ЛЭ ИЛИ-НЕ 1 и инвертор 2 образуют
RS-триггер, принципиальная схема которого приводится в описании изобретения. 2 ил.
1231603
Изобретение относится к интегральной электронике и может быть исполь- : зовано для установки триггерных схем в исходное состояние непосредственно при включении напряжения питания, а таже в интегральных схемах (БИС) на дополняющих МДП-транзисторах.
Цель изобретения — упрощение устройства при интегральном исполнении.
На фиг. 1 изображена функциональ- 1О ная схема предлагаемого устройства; на фиг. 2 — принципиальная схема
IIS-триггера.
Устройство содержит элемент ИЛИНЕ 1 и инвертор 2, выходы 3 и 4 кото- 15 рых соединены соответственно с входом 5 инвертора 2 и входом б элемента ИЛИ-НЕ 1. Первый вход 7 элемента ИЛИ-IIE 1 соединен с выходом 8
N-входового элемента ИЛИ-НЕ 9, на 20 вход которого поступают сигналы А, В,..., N с триггерных устройств, которые необходимо установить в исходное состояние.
Элемент ИЛИ-НЕ 1 и инвертор 2 об- 25 разуют PS -триггер 10.
Элемент ИЛИ- IE 1 содержит. р-канальные транзисторы 11 и 12 и и -канальные транзисторы 13 и 14. Инвертор 2 содержит р-канальный 15 и н -каналь- 30 ный 16 транзисторы, включенные между шиной 17 питания и общей шиной 18, Подложки р-канальных транзисторов 11, 12 и 15 соединены с шиной 17 питания, а -канальных транзисто35 ров 1) 14 и 1б — с общей шиной 18.
Транзисторы 11, 12 и 1б имеют ширину затвора больше длины, а транзисторы 13, 14 и 15 имеют длину затвора больше ширины.
Устройство работает следующим образом.
За счет неравномерности нарастания тока в плечах КЬ -триггера 10 при включении питания он устанавливается 45
2 в состояние, когда на выходе 3 будет логическая единица. Логической единицей. производится установка триггеров в исходное нулевое состояние и с них поступают сигналы логического нуля на входы А,В,...,М -входового элемента ИЛИ-НЕ 9. Когда все триггеры установятся в исходное состояние (на входах А,В,..., N — логические нули), на выходе 8 Ч -входового элемента ИЛИ-НЕ 9 будет значение логической единицы, 8 -триггер 10 переключается в другое устойчивое состояние и на выходе 3 появляется значение логического нуля.
Появление логического нуля на входе 7 RS -триггера 10 при работе триггерных схем не переводит его в исходное состояние, т.е. установка в.исходное состояние происходит только при подаче напряжения питания на схему (включении устройства) .
Формула изобретения
Устройство. для установки триггерных схем в исходное состояние, содержащее элементы ИЛИ-НЕ и НЕ, о тл и ч а ю щ е е с я тем, что, с целью упрощения устройства при интегральном исполнении, в него введен 1 -входовый элемент ИЛИ-НЕ, входы которого соединены с выходами устанавливаемых триггерных схем, выход — с первым входом элемента ИЛИНЕ, а вход и выход элемента НЕ соединен соответственно с выходом и вторым входом элемента ИЛИ-НЕ, при этом элементы ИЛИ-EIE и НЕ выполнены на
KIgII-транзисторах, -причем р-канальные транзисторы элемента ИЛИ-НЕ и
И-канальный элемента НЕ имеют ширину затвора больше длины, а и -канальные транзисторы элемента ИЛИ-НЕ и р-канальный элемента НЕ имеют затвор по длине больше ширины.
1231603
Составитель Л.Петрова
Редактор. А.Ревин Техред И.Попович Корректор Е.Рошко
Заказ 2660/57 Тираж 816 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д; 4/5
Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4


