Аналоговое запоминающее устройство
Изобретение относится к автоматике и контрольно-измерительной технике и позволяет повысить быстродействие аналогового запоминающего устройства . При поступлении импульса на вход управления регистры 8 и сдвига устанавливаются в единичное состояние. В зависимости от того, на каком выходе компаратора 7 (прямом или инверсном) присутствует логическая единица, включаются все генераторы тока заряда 2 или разряда 3 и конденсатор 1 заряжается с наибольшей скоростью. После прохождения состояния, когда напряжение на выходе устройства равно входному напряжению компаратор 7 изменяет свое состояние, что приводит, к включению генераторов тока противоположной полярности , но не всех, а на единицу меньше, так как в младший разряд соответствукицего регистра сдвига В или 9 при переключении компаратора 7 записывается логический нуль. Таким образом, реализация в устройстве заряда и разряда конденсатора токами, которые последовательно уменьшаются от максимальной амплитуды до нуля, позволяет сократить время выборки прИ сохранении точности записи. 2 ил. фиг.1
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (19) (И) yg 4 G 11 С 27/ОО
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
М АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3764126/24-24 (22) 28.06.84 (46) 07.05,86 ° Бюл. № 17 (72) В.А.Чулков, Е.Б.Федосеев, А.Д.Глыбовский и О.А.Телегина (53) 683.327.6(088.8) (56) Авторское свидетельство СССР
¹ 985828, кл. С 11 С 27/00, 1981.
Авторское свидетельство СССР № 600617, кл. G 11 С 27/00, 1976. (54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОИ. СТВО (57) Изобретение относится к автоматике и контрольно-измерительной технике и позволяет повысить быстродействие аналогового запоминающего устройства. При поступлении импульса на вход управления регистры 8 и 9 сдвига устанавливаются в единичное состояние. В зависимости от того, на каком выходе комкаратора 7 (прямом или инверсном) присутствует логическая единица, включаются все генераторы тока заряда 2 или разряда 3 и конденсатор 1 заряжается с наибольшей скоростью. После прохождения состояния, когда напряжение на выходе устройства равно входному напряжению, компаратор 7 изменяет свое состояние, что приводит. к включению генераторов тока противоположной полярности, но не всех, а на .единицу меньше, так как в младший разряд соответствующего регистра сдвига 8 или
9 при переключении компаратора 7 записывается логический нуль. Таким образом, реализация в устройстве заряда и разряда конденсатора токами, которые последовательно уменьшаются от максимальной амплитуды до нуля, позволяет сократить время выборки при сохранении точности записи. 2 ил.
1229825
Изобретение относится к области автоматики и контрольно-измерительной техники и может быть использовано для запоминания выборочных значений напряжения аналогового сигнала.
Целью изобретения является повышение быстродействия анапогового запоминающего устройства.
На фиг, 1 приведена структурная схема устройства; на фиг. 2 — временная диаграмма работ.
Устройство содержит накопительный элемент на конденсаторе 1, генераторы 2 тока заряда, генераторы 3 тока разряда, повторитель 4 напряжения, блоки 5 и 6 элементов И, компаратор
7 и регистры 8 и 9 сдвига.
Устройство работает следующим образом.
В исходном состоянии (режим хранения) регистры 8 и 9 сдвига обнулены, поэтому на выходах всех элементов
И вЂ” логические "0", все генераторы
2 и 3 тока выключены. На конденсаторе
1 сохраняется достигнутый ранее уровень напряжения. Логические уровни на прямом и инверсном выходах компаратора 7 непрерывно отражают знак разности между входным и выходным напряжениями устройства.
При поступлении импульса на вход управления оба регистра 8 и 9 устанавливаются в состояние, когда во всех разрядах — логические "1". Если выходное напряжение выше выходного, то на прямом выходе компаратора 7 присутствует логическая "1", а на его инверсном выходе — логический
"0". Поэтому совпадение логических
"1" на входах всех элементов И блока
5 обеспечивает включение всех генераторов 2 тока заряда и конденсатор
1 быстро заряжается (участок а -Ь на фиг. 2). По достижении выходным напряжением устройства уровня входного напряжения компаратор 7 срабатывает, при этом на его прямом выходе устанавливается логический "0", а на инверсном — логическая "1".
По положительному фронту импульса на инверсном выходе компаратора в регистре сдвига 9 происходит сдвиг информации, в младший разряд. записываемся логический "0", так как его информационный вход подключен к уровню лдгического "0" (нулевому потен циалу), а во втором и третьем разря дах сохраняется логическая "1". Это обуславливает включение двух генераторов 3 тока разряда, соединенных с сохранившими единичное содержание разрядами регистра 9 сдвига. Суммарный ток разряда в К„ раз меньше суммарного тока заряда на первом этапе.
Переключение с режима заряда на режим разряда происходит с задержкой после чего начинается разряд конденсатора 1 (спадающий участок 6-6 напряжения на фиг. 2), который продолжается до очередного срабатывания компаратора 7. При срабатывании компаратора устройство вновь переключается на заряд с задержкой ь (участок б- z на фиг. 2). Ток заряда на данном этапе определяется только двумя генераторами 2 тока заряда, подключенными через блок 5 элементов И к двум . старшим разрядам регистра 8 сдвига, так как в его младший разряд при переключении компаратора 7 записывается логический "0". Далее совершенно аналогично производится разряд конденсатора 1 током единственного генератора 3 тока (участок - g ) н на завершающем этапе (g-e) - заряд единственным, подключенным к старшему разряду регистра 8 сдвига генератором 2 тока. После этого все разряды обоих регистров 8 и 9 сдвига оказываются обнуленными и все генераторы тока также оказываются выключенными, т.е. устройство переходит в режим хранения
I до следующего поступления импульса на управляющий вход.
Таким образом,.реализация в предложенном устройстве. нескольких этапов последовательного заряда-разряда конденсатора 1 в процессе выборки позволяет при одинаковой точности с известным устройством сократить требуемое время запоминания и, кроме того, обеспечить запоминание напряжений произвольной полярности, Формула изобретения
Аналоговое запоминающее устройство, содержащее накопительный элемент на конденсаторе, одна обкладка которого соединена с шиной нулевого потенциЯла, другая обкладка — с выходами генераторов тока заряда и разряда и с входом повторителя напряжения, выход которого является выходом устройства и соединен с инвертирующим входом компаратора, неинвертирующий вход ко1229825
Составитель Н.Дикарев
Техред И.Попович КорректоР М.Самборская
Редактор Л.Гратилло
Заказ 2454/52 Тираж 543, Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5,Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 торого является входом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия.устройства, в него введены первый и второй регистры сдвига и первый и второй блоки элементов И, первые входы которых подключены соответственно к прямому и инверсному выходам компаратора, вторые входы — к соответствующим выходам первого и второго регист-10 ров сдвига, информационные входы которых соединены с шиной логического нуля, а входы установки единичного состояния являются входом управления устройства, тактовые входы первого и второго регистров сдвига соединены соответственно с прямым и инверсным выходами компаратора, выходы первого блока элементов И подключены к соответствующим управляющим входам генераторов тока заряда, выходы второго блока элементов И подключены к соответствующим управляющим входам генераторов тока разряда.


