Пороговый регистратор
Изобретение относится к электроизмерительной технике и может быть использовано в устройствах контроля частоты. Устройство содержит интегратор 1, компаратор 2,D -триггер 3, элемент 4 задержки и одновибратор 5. Введение в устройство элемента задержки и .одновибратора позволило повысить его быстродействие. В качестве интегратора использован интегратор со сбросом. В описании даны временные диаграммы работы устройства . 1 з.п. ф-лы, 2 ил. to ел о 4
СОЮЭ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК!
ОПИСАНИЕ ИЗОБРЕТ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР па ДЕЛАМ З БРЕТЕНИй И ОТКРЫТИЙ (21) 3692340/24-21 (22) 13.01.84 (46) 28.02.86. Бюл. В 8 (71) Опытное конструкторское бюро приборов контроля и автоматики (72) В.Н.Линченко и С.В.Головин (53) 621.317 (088.8) (56) Авторское свидетельство СССР
9 235105, кл. G 05 В 1/02, 1968.
Авторское свидетельство СССР
9 789865, кл. G 01 К 23/06, )980.
„,SU„„1215044 A (54) ПОРОГОВЫЙ РЕГИСТРАТОР
i57) Изобретение относится к электроизмерительной технике и может быть использовано в устройствах контроля частоты. Устройство содержит интегратор 1, компаратор 2, 33 -триггер 3, элемент 4 задержки и одновибратор 5.
Введение в устройство элемента задержки и одновибратора позволило повысить его быстродействие. В качестве интегратора использован интегратор со сбросом. В описании даны временные диаграммы работы устройства, 1 з.п. ф-лы, 2 ил.
12!5044
Изобретение относится к электроизмерительной технике и может быть использовано в устройствах контроля частоты.
Пель изобретения — повышение быстродействия устройства.
На фиг.l изображена функциональная схема устройства; на фиг.2временные диаграммы его работы.
Пороговый регистратор содержит интегратор 1, компаратор 2, D -триггер 3, элемент 4 задержки, одновибратор 5.
Выход интегратора 1 соединен с входом компаратора I, выход которого соединен с 5 -входом и J --входом
1 -триггера 3, С-вход которого соединен с входом устройства и с входом элемента 4 задержки,подключенного выходом к входу одновибратора 5, выход которога соединен с входом сброса интегратора 1, информационный вход которого подключен к источнику опорного напряженття.
Устройство работает следующим образом.
На вход элемента 4 задержки поступает последовательность импульсов с частотой f одновибратор 5 формирует последовательность импульсов с той же частотой и постоянной длительностью, но задержанную на интервал времени Г, определяемый элементом
4 задержки, Интегратор 1, заряжающийся от источника опорного напряжения 0,„, сбрасывается в нуль каждым импульсом с выхода одновибратора 5.
По достижении выходным напряжением интегратора 1 величины (!, соответствующей 1„, компаратор 2 ио 8 -входу устанавлйвает в единичное состояние -триггер 3, Это состояние сохраняется до прихода следующего входного импульса, который поступает на
С-вход 3 -триггера 3, подтверждает.
его состояние, записывая логическую единицу с Э -входа в 1 -триггер 3.
Через время 7 после поступления, входного импульса одновибратор 5 сбрасывает интегратор 1 в нуль, и процесс повторяется, если f 1„, При увеличении частоты входных импульсов наступает момент,, когда
t7 tt Т о у Где k) момент IlpH хода и -го импульса, à 42 — момент прихода (+1! -го импульса (фиг.2) .
4
1 ° ПоРоговый регистратор, содержа- . щий. последовательно соединенные интегратор и компаратор, выход которо. го соединен с 3 -входом 3 -триггера, ; С-вход которого соединен с
40 входом устройства, а выход является выходом устройства, отличающийся тем, что, с целью повышения быстродействия, в него введены последовательно coe4g диненные элемент задержки и одновибратор, ри этом 5 -вход 2 -триггера соединен с выходом компаратора, a С-вход соединен с входом элемента задержки, выход одновибратора сое-
50 дииеи с входом сброса интегратора, информационный вход которого подключен к источнику опорного напряжения.
2. Регистратор по п,l о т л и—
>> ч а ю шийся тем, что в качестве интегратора использован интегратор со сбросом.
1О
t5
Тогда(н+1) импульс приходит на
С-вход Э -триггера 3, когда напряжение на выходе интегратора 1 еще не достигает !1„,, и компаратор 2 находится в нулевом состоянии.
В этом случае на 2 -входе 2 -триггера 3 присутствует логический нуль, и (n +1) -й импульс переводит 1 -триг-. гер 3 в нулевое состояние. Как только период между двумя соседними импульсами превышает Тдд, т. е. выполняется условие t< — t i Т„, (фиг.2), что может произойти при скачкообразном уменьшении частоты, 2 -триггер 3 через время Т„ после последнего импульса последовательности с высокой частотой повторения переходит в единичное состояние, Таким образом, при 3 < fp HR выхоpeg -триггера З,являющегося выходом устройства, присутствует логическая единица. При превышении частотой 1 значения 1„ на выходе 3 -триггера 3 присутствует логический нуль.
Предлагаемый пороговый регистратор контролирует мгновенное эначение частоты входных импульсов и обеспечивает максимальное быстродействие процесса контроля как при плавном, так и при скачкообразном изменении частоты входных импульсов.
1
Формула изобретения
1215044
Ъаг
0
%аз
Составитель С . Лебедев
Редактор Е.Копча Техред 3.Палий Корректор И.Эрдейи
Заказ 903/53 Тираж 730 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д.4/5
Филиал ППП "Патент", r.Óæãoðîä, ул. Проектная, 4


