Формирователь одиночного импульса
ФОРМИРОВАТЕЛЬ ОДИНОЧНОГО ИМПУЛЬСА, содержащий первый триггер RS-Tuna, второй триггер со счетным входом , инвертор, генератор тактовых импульсов, отличающийся тем, что, с целью повышения быстродействия и упрощения устройства, в него введены коммутатор, третий триггер со счетным входом, элемент И-НЕ, причем R- и S-входы первого триггера соединены с щиной управляющего сигнала через коммутатор , прямой выход первого триггера подключен к объединенным / -входам второго и третьего триггеров, инверсные выходы второго и третьего триггеров соединены со своими информационными входами, прямой выход второго триггера и инверсный выход третьего триггера подключены соответственно к первому и второму входам элемента И-НЕ, а его третий вход, объединенный со счетным входом второго триггера, подключен к выходу генератора тактовых импульсов,, выход элемента И-НЕ подключен к счетному входу третьего триггера и через инвертор к выходу формирователя одиночного импульса . ;о о 4 ;о
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
ÄÄSUÄÄ 1190491 (50 4 Н 03 К 5/01,„=-(-, „
ОПИСАНИЕ ИЗОБРЕТЕНй"
H А BTOPCKOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3674733/24-21 (22) 15.12.83 (46) 07.11.85. Бюл. № 41 (72) В. Д. Пашовкин, Г. П. Давыдов, А. В. Гринкевич и С. Ю. Доманин (53) 621.374 (088.8) (56) Авторское свидетельство СССР № 961126, 1982.
Авторское свидетельство СССР № 900426, кл. Н 03 К 5/153, 1982. (54) (57) ФОРМИРОВАТЕЛЬ ОДИНОЧНОГО ИМПУЛЬСА, содержащий первый триггер RS-типа, второй триггер со счетным входом, инвертор, генератор тактовых импульсов отличающийся тем, что, с целью повышения быстродействия и упрощения устройства, в него введены коммутатор, третий триггер со счетным входом, элемент И-НЕ, причемR- u S-входы первого триггера соединены с шиной управляющего сигнала через коммутатор, прямой выход первого триггера подключен к объединенным R-входам второго и третьего триггеров, инверсные выходы второго и третьего триггеров соединены со своими информационными входами, прямой выход второго триггера и инверсный выход третьего триггера подключены соответственно к первому и второму входам элемента
И-НЕ, à его третий вход, объединенный со счетным входом второго триггера, подключен к выходу генератора тактовых импульсов, выход элемента И-НЕ подключен к счетному входу третьего триггера и через инвертор к выходу формирователя одиночного импульса.
1190491
Составитель В. Чижиков
Техред И. Верес Корректор И. Зрдейи
Тираж 871 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Филиал ППП «Патент>, г. Ужгород, ул. Проектная, 4
Редактор О. Головач
Заказ 7001 57
Изобретение относится к импульсной технике и может быть использовано в системах передачи дискретных сообщений и в аппаратуре вычислительной техники.
Цель изобретения — повышение быстродействия и упрощение формирователя одиночного импульса.
На чертеже представлена электрическая принципиальная схема предлагаемого устройства.
Формирователь одиночного импульса содержит первый триггер 1 RS-типа, второй триггер 2 со счетным входом, инвертор 3, генератор 4 тактовых импульсов, коммутатор 5, третий триггер 6, элемент И-НЕ 7, причем R- u S-входы первого триггера 1 соединены с шиной 8 управляющего сигнала через коммутатор 5. Прямой выход первого триггера 1 подключен к объединенным
R-входам второго и третьего триггеров 2 и 6, инверсные выходы второго и третьего. триггеров 2 и 6 соединены со своими информационными входами, прямой выход второго триггера 2 и инверсный выход третьего триггера 6 подключены соответственно к первому и второму входам элемента И-НЕ 7, а его третий вход, объединенный со счетным входом второго. триггера 2, подключен к выходу генератора 4 тактовых импульсов, выход элемента И-НЕ 7 подключен к счетному входу третьего триггера 6 и через инвертор 3 к выходу 9 формирователя одиночного импульса.
Устройство работает следующим образом.
В исходном положении управляющий сигнал с шины 8 управляющего сигнала в виде логического нуля подается через коммутатор 5 на вход первого триггера 1. Первый и третий триггеры 1 и 6 находятся в состоянии «1», а второй триггер 2 в режиме деления на два частоты генератора 4 тактовых импульсов. На выходе сигнал равен нулю.
Управляющий сигнал в виде логического нуля подается через коммутатор 5 на R-вход первого триггера 1, устанавливая его в нулевое состояние. В результате чего отрицательным перепадом напряжения с прямого выхода первого триггера 1 устанавливаются второй и третий триггеры 2 и 6 в нулевое
45 состояние. При этом импульса на выходе устройства формирования одиночного импульса не образуется. В этом состоянии первый триггер 1 удерживается до тех пор, пока управляющий сигнал подается на его нулевой вход, причем длительность этого управляющего сигнала может быть произвольной.
Управляющий сигнал снимается с R-входа первого триггера 1 и в виде логического «0» поступает на его вход, устанавливая его в состояние «1», при этом, разрешив управление вторым и третьим триггерами 2 и 6 по счетному входу.
С приходом следующего импульса тактовой последовательности на прямом выходе второго триггера 2 появляется последовательность импульсов, частотой в два раза меньше тактовой, которая поступает на один из входов элемента 7. На второй вход этого элемента поступают импульсы тактовой последовательности с выхода генератора 4 тактовых импульсов. На инверсном выходе третьего триггера 6 высокий уровень, который подается на третий вход элемента ИНЕ 7. В результате перемножения на его выходе появляется одиночный импульс тактовой последовательности импульсов в инверсном виде, который своим задним фронтом устанавливает третий триггер 6 в единичное состояние. Это приводит к тому, что элемент И-НЕ 7 запирается для очередного импульса тактовой последовательности генератора 4 тактовых импульсов. Устройство формирования одиночных импульсов приходит в исходное состояние. Сформированный одиночный импульс с выхода элемента И-HE 7 поступает на вход инвертора 3, где инвертируется и поступает на выход 9 устройства.
В формирователе одиночного импульса не накладывается ограничений на длительность управляющего сигнала, так как одиночный импульс на выходе устройства формируется после снятия управляющего сигнала, а длительность цикла включение— выключение управляющего сигнала может быть достаточно малой, равной удвоенному времени срабатывания триггера 1, т. е. зависит только от быстродействия интегральной схемы. Это обеспечивает расширение диапазона входных сигналов.

