Преобразователь импульсной последовательности
ПРЕОБРАЗОВАТЕЛЬ ИМПУЛЬСНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ, содержащий триггер , счетньй вход которого соединен с входом устройства, элемент ИЛИ, первьй и второй входы которого соединены соответственно с первыми обкладками первого и второго конденсаторов и с первыми вьшодами первого и второго диодов, отличающийся тем, что, с целью повышения надежности работы его при одновременном повышении быстродействия, в него введены первый и второй переменные резисторы, первые выводы которых соединены соответственно с прямь м и инверсным выходами триггера, с вторыми выводами первого и второго диодов, а вторые выводы первого и второго резисторов соединены соответственно с первым и вторым входами элемента ИЛИ, вторые обкладки перво (Л го и второго конденсаторов соединены с общей шиной устройства. с
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (si>4 H 03 К 9 06
l .. i у/
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPGHOMV СВИДЕТЕЛЬСТВУ (21) 3653731/24-21 (22) 18. 10.83 (46) 15.10.85. Бюл. Р 38 (72) А.Г. Сабинин (53) 68 1.325(088 .8) ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (56) Баранов Л.А. и др. Конденсаторные преобразователи в автоматике и системах управления, И.: 1969, с, 46, рис. 32.
2. Авторское свидетельство СССР
У 718913, кл. Н 03 К 9/06, 27,07, 78. (54)(57) ПРЕОБРАЗОВАТЕЛЬ ИИПУЛЬСНОЙ
ПОСЛЕДОВАТЕЛЬНОСТИ, содержащий триггер, счетный вход которого соединен с входом устройства, элемент ИЛИ, первый и второй входы которого соедииены соответственно с первыми обкладками первого и второго конденсаторов и с первыми выводами первого и второго диодов, отличающийся тем, что, с целью повышения надежности работы его при одновременном повышении быстродействия, в него введены первый и второй переменные резисторы, первые выводы которых соединены соответственно с прямым и инверсным выходами триггера, с вторыми выводами первого и второго диодов, а вторые выводы первого и второго резисторов соединены соответственно с первым и вторым входами щ
Ф элемента ИЛИ, вторые обкладки первого и второго конденсаторов соединены с общей шиной устройства.
Составитель А, Горбачев
Техред А.Бабинец.
Корректор С Шекмар
Редактор Е. Копча
Заказ 6437/58 Тираж 871
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4
1 118
Изобретение относится к импульсной технике и может быть использовано, например, в информационно-измерительных устройствах.
Цель изобретения — повышение надежности работы устройства при одновременном повышении быстродействия, На чертеже изображена структурная электрическая схема устройства, Устройство содержит триггер 1, 1О счетный вход которого соединен с входом устройства, элемент ИЛИ 2, первый и второй входы которого соединены соответственно с первыми обкладками первого и второго конденсаторов
3 и 4 и с первыми выводами первого и второго диодов 5 и 6, первый и второй переменные резисторы 7 и 8, первые выводы которых соединены соответственно с прямым и инверсным выхода- 2п ми триггера 1, с вторыми выводами первого и второго диодов 5 и 6, а вторые . выводы первого и второго переменных резисторов 7 и 8 соединены соответственно с первым и вторым входами 25 элемента ИЛИ, вторые обкладки первого и второго конденсаторов 3 и 4 соединены с общей шиной устройства, Устройство работает следующим об-, разом, 30
Ро прихода импульсов на вход устройства триггер 1 находится в одном из устойчивых состояний, Если на прямом выходе триггера 1 имеется ноль а на инверсном — единица,то
35 конденсатор 3 разряжен через диод 5, 5591 г а конденсатор 4 заряжен через резистор 8. Ha входы элемента ИЛИ 2 поступают сигналы логического нуля и единицы. На выходе элемента ИЛИ 2 формируется сигнал логической едини— цы. При поступлении импульсов входного сигнала с периодом Т на счетный вход триггера 1, последний перебрасывается в противоположное состояние.
Конденсатор 4 разряжается через диод 6, а конденсатор 3 заряжается через резистор 7 с постоянной времени КС резистора и конденсатора.
Конденсатор 3 за время периода повторения входных импульсов Т заряжается до уровня, величина которого не превышает порог формирования логической единицы на входе элемента
ИЛИ 2. На входы элемента ИЛИ 2 rioступают сигналы совпадения логических нулей, на выходе элемента ИЛИ 2 формируется сигнал логического нуля.
Через период повторения входного сигнала Т триггер 1 перебрасывается, и на выходе устройства формируется сигнал логического нуля, С окончанием импульсов входного сигнала один из конденсаторов заряжается до уровня логической единицы, другой конденсатор разряжается до уровня логического нуля, На входы элемента ИЛИ 2 поступают логические сигналы несовпадения нулей "Ноль-единица", На выходе устройства формируется сигнал логической единицы,

