Устройство для контроля дешифратора (его варианты)
1. Устройство для контроля дешифратора , содержащее группу элементов И-НЕ, два элемента И и два элемента НЕ, причем первые входы элеиентов И-НЕ группы соединены с соответствующими выходами контролируемого дешифратора, выход п.ервого элемента НЕ соединен с первым входом первого элемента И, о т л и ч аю щ ..е е с я тем, что, с целью сокращения объема оборудования, оно содержит третий элемент НЕ, элемент ИЛИ, два элемента задержки, ключ и накопительньй элемент, выполненный на конденсаторе, причем вторые входы элементов И-НЕ группы, вход первого элемента задержки, второй вход первого элемента И, первый вход второго элемента И объединены между собой и образуют стробирующий вход устройства , выход первого элемента задержки через второй элемент НЕ соединен с третьим входом первого элемента И,. выход которого соединен с первым входом элемента ИЛИ, выход которого является выходом устройства, выход первого элемента задержки через второй элемент задержки соединен с вторым входом второго элемента И, выход которого соединен с вторым входом элемента ИЛИ, выходы элементов И-НЕ группы объединены и соединеныс входом второго элемента НЕ и третьим входом второго элемента И, вьтоды элементов И-НЕ группы соединены через конденсатор накопительного элемента с шиной нулевого потенциала и через ключ - с шиной единичного потенциала , выход третьего элемента НЕ соединен с управляющим входом ключа, вход третьего элемента НЕ .объединен с вторым входом первого элемента И. 2. Устройство для контроля дешиф{б ратора, содержащее группу элементов (Л И-НЕ, два элемента И и два элементе НЕ, причем первые входы элементов И-НЕ группы соединены с соответствуюпшми выходами контролируемого дешиф-. ратора, выход первого элемента НЕ соеfДИнeн с первым-входом первого эл«мента И, второй вход которого является 00 стробирующим входом устройства, о тto л и ч а ю ще ё с я тем, что, с 01 целью сокращения объема оборудования, to оно содержит элемент ИЛИ, два элеменN9 та задержки, ключ и накопительный элемент, выполненный на конденсаторе,, причем вторые входы элементов И-НЕ группы объединены и соединены через конденсатор накопительного элемента и через ключ с шиной нулевого потенциала , управляющий вход ключа, вход первого элемента задержки и первый вход второго элемента И объединены со стробирующим входом устройства, выходы элементов И-НЕ группы объединены и соединены с входом первого элемента НЕ и вторым входом второго элемента
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК уц4 G 06 F 11/ОО.
ОПИСАНИЕ ИЗОБРЕТЕНИЯ .
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3729830/24-24; 3747536/24-24 (22) 23.04.84 (46) 30.09.85. Бюл. К - 36 (72) В,И.Шеремет и А.И.Якутенко (53) 681.3(088.8) (56) Авторское свидетельство СССР
М-* 886001, кл. G 06 F 11/00, 1979.
Авторское свидетельство СССР к 556443, кл. G 06 F 11/ 10, 1975. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА (ЕГО RAPAAHTbl) . (57) 1. Устройство для контроля дешиАратора, содержащее группу элементов И-НЕ, два элемента И и два элемента НЕ, причем первые входы элементов И-HE группы соединены с соответствующими выходами контролируемого дешиАратора, выход первого элемента НЕ соединен с первым входом первого элемента И, о т л и ч аю щ е е с я тем, что, с целью сокращения объема оборудования, оно содержит третий элемент НЕ, элемент ИЛИ, два элемента задержки, ключ и накопительный элемент, выполненный на конденсаторе, причем вторые входы элементов И-НЕ группы, вход первого элемента задержки, второй вход первого элемента И, первый вход второго элемента И объединены между собой и образуют стробирующий вход устройства, выход первого элемента задер% жки через второй элемент HE соединен с третьим входом первого элемента И,. выход которого соединен с первым входом элемента. ИЛИ, выход которого является выходом устройства, выход первого элемента задержки через второй элемент задержки соединен с вто„„SU„„1182522 А рым входом второго элемента И, выход которого соединен с вторым входом элемента ИЛИ, выходы элементов И-НЕ группы объединены и соединены с вхо.дом второго элемента НЕ и третьим входом второго элемента И, выходы элементов И-HF. группы соединены через конденсатор накопительного элемента с шиной нулевого потенциала и через ключ — с шиной единичного потенциала, выход третьего элемента HF. соединен с управляющим входом ключа, вход третьего элемента HE объединен с вторым входом первого элемента И.
2.. Устройство для контроля дешиАратора, содержащее группу элементов
И-НЕ, два элемента И и два элементй
НЕ, причем первые входы элементов С:
И-НЕ группы соединены с соответству % ющими выходами контролируемого дешиА-. с ратора, выход первого элемента НЕ сое динен с первым-входом первого элеменОве4 та И, второй вход которого является стробирующим входом устройства, о тл и ч а ю щ е е с я . тем, что, с целью сокращения объема оборудования, О очо содержит элемент ИЛИ, два элемен- та задержки, ключ и накопительный К) элемент, выполненный на конденсаторе, причем вторые входы элементов И-НЕ группы объединены и соединены через конденсатор накопительного элемента и через ключ с шиной нулевого потенциала, управляющий вход ключа, вход первого элемента задержки и первый вход второго элемента И объединены со стробирующим входом устройства, выходы элементов И-НЕ группы объединены и соединены с входом первого элемента .
НЕ и вторым входом второго элемента
11825?2
И, третий вход которого соединен с выходом второго элемента задержки, вход которого соединен с выходом первого элемента задержки и входом второго элемента НЕ, выход которого соедиИзобретение относится к автоматике и вычислительной технике и может быть использовано для контроля дешифраторов
Целью изобретения является сокращение объема оборудования.
На фиг.1 изображена функциональная схема устройства по первому варианту; на фиг.2-4 — временные диаграммы работы устройства по первому варианту при исправном контролируемом дешифраторе, при отсутствии сигнала на выходах дешифратора и при наличии нескольких сигналов на выходах дешифратора соответственно, на фиг.5 ; принципиальная схема устройства по второму варианту; на фиг. 6-8 — временные диаграммы работы устройства по второму варианту при исправном контролируемом дешифраторе, при отсутствии сигнала на выходах дешифратора и при наличии нескольких сигналов на выходах дешифратора соответственно.
Устройство для контроля дешиАратора (фиг.1 и 5) содержит группу 1 первьм входов элементов И-НЕ группы 2, первый и второй элементы HE 3 и 4, элементы задержки 5 и 6, ключ 7, накопительный элемент 8, выполненный на конденсаторе, элементы И 9 и 10, элемент ИЛИ 11, выход 17 первого элемента
НЕ 3, стробирующий вход 13 устройство, выход 14 устройства, выход 15 второго элемента HE 4, выходы 16 и 17 элементов И 9 и 10, выход 18 второго элемента задержки 6,.выход 19 элементов И-НЕ группы 2, второй вход 20 элементов
И-НЕ группы 2, третий элемент НЕ 21.
Устройство по первому варианту размотает следующим образом.
В качестве элементов И-НЕ группы
2 используют схемы с открытым коллектором, позволяющие осуществить соединение типа "монтажное ИПИ .
В исходном состояйии сигнал на стробирующем входе 13 устройства ранен с третьим входом первого элемента
И, выходы первого и второго элементов
И соединены с соответствующими входами элемента ИЛИ, выход которого является выходом устройства.
2 вен нулю. При этом ключ 7 открыт, элементы И-НЕ группы 2 закрыты и на выходе 19 элементов И-НЕ группы 2— единичный сигнал. На выходе 14 ус тройства — нулевой сигнал.
- Затем на стробирующий вход 13. устройства поступает положительный(единичный) импульс.
При исправном дешифраторе только на одном из первых входов элементов
И-НЕ группы 2 имеется единичный сигнал. По сигналу со стробирующего входа 13 устройства ключ 7 закрывается, один из элементов И-НЕ группы 2 от15 крывается и накопительный элемент, выполненный на конденсаторе, начинает разряжаться. Величина первого элемента задержки 5 выбирается таким образом, чтобы к моменту появления единичного сигнала на выходе первого элемента НЕ 3 сигнал на выходе второго элемента НЕ стал нулевым. Величина второго элемента задержки 6 выбирается таким образом, чтобы единичный сигнал íà его выходе появился в то время, когда сигнал на выходе 19 элементов И-HE группы 2 станет нулевым.
При таких параметрах элементов б задержки 5 и 6 на выходе 14 устройства всегда будет нулевой сигнал, если контролируемый дешифратор исправен. Временная диаграмма работы устройства в этом случае приведена на
35 фиг.2.
В случае, когда нет сигнала ни на одном из выходов контролируемого дешифратора, не открывается ни один из элементов И-НЕ группы 2 и сигнал на
40 выходе 19 элементов И-НЕ группы 2 не меняется. В этом случае сигнал с выхода 18 второго элемента задержки
6 проходит через второй элемент И 10, и на выходе 14 устройства появляется
45 импульс, говорящий о неисправности
1182522 фиг.t контролируемого дешифратора. Временная диаграмма работы устройства при такой неисправности приведена на фиг.3.
При неисправности дешифратора, 5 приводящей к появлению сигналов на нескольких выходах одновременно, разряд накопительного элемента, выполненного на конденсаторе, происходит через несколько элементов И-НЕ группы 10 ,2. Таким образом, сигнал на выходе ;первого элемента НЕ 3 появляется до того, как сигнал на выходе второго элемента НЕ 4 становится равным нулю.
Этот сигнал проходит через первый эле.!5 мент И 9 и элемент ИЛИ 11 на выход
14 устройства как сигнал неисправности. Временная диаграмма работы устройства при такой неисправности приведена на фиг.4. 20
Устройство для контроля дешифраторапо второму варианту (фиг.5) работа-. ет следующим образом.
В исходном состоянии сигнал на стробирующем входе 13 устройства ра- 25 вен нулю, сигнал на конденсаторе 8 равен нулю.
При поступлении единичного сигнала на стробирующий вход 13 устройства. ключ 7 закрывается и накопительный З0 элемент, выполненный на конденсаторе, начинает заряжаться через входной каскад того элемента И-HE группы 2, на первый вход которого поступает. единичный сигнал с выхода дешифратора.
Через некоторое время Т на втором вхо.. де элемента И-.НЕ появляется единичный сигнал.
Если дешифратор исправен и на его выходах имеется только один единичный сигнал, то к моменту срабатывания соответствующего элемента И-HE.ãðóïïû
2 и элемента НЕ 3 первый элемент И
9 закрыт нулевым сигналом с выхода второго элемента НЕ 4 (для этого задержка первого элемента задержки 5 выбирается равной Т 0,8 Т).
Второй элемент И 1О во время действия стробирующего импульса закрыт сигналом с выхода второго элемента задержки 6 (суммарное время задержки . первого и второго элементов задержки
5 и 6 выбирается равным Т> Й 1,2 Т).
Временная диаграмма работы устройства при исправном контролируемом дешифраторе приведена на фиг.б, Если на выходах контролируемого дешифратора появляется несколько сигналов, то накопительный элемент 8, выполненный на конденсаторе, заряжается быстрее И на выходе первого элемента И 9 и затем на выходе 14 устройства появляется единичный сигнал неисI правности, как это показано, на фиг.7.
Если на выходах контролируемого дешифратора импульс отсутствует, то на выходе 19 элементов И-НЕ. группы 2 остается единичный сигнал, поскольку накопительный элемент 8, выполненный на конденсаторе, не заряжается. Таким образом, при появлении сигнала на выходе второго элемента задержки 6 второй элемент И 10 срабатывает и на,вы- ° ходе 14 устройства появляется единичный сигнал неисправности, как это показано на фиг.8.
1382522
118?5??
18
12 1б
77 фиг. б
1) 82522
19 фиа 8
ВНИИПИ Заказ б108/48,Тирж 709 Подписное
Филиал ППП "Патент", г.уагород, ул.Проектная,.4





