Коммутирующее устройство
КОММУТИРУЮЩЕЕ УСТРОЙСТВО, содержащее первый и второй транзисторы разного типа проводимости, первый, второй и третий резисторы, управляющую и выходную шины, причем эмиттер первого транзистора подключен к шине источника питания, а база через первый резистор соединена с управляю1Цей шиной и одним вьшодом второго резистора, другой вывод которого подключен к базевторого транзистора, эмиттер которого соединен с общей шиной, отличающееся тем, что, с целью расширения функциональных возможностей, введены два злемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент ИЛИ-НЕ, причем первые входы первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены к коллектору первого транзистора и одному выводу третьего .резистора, другой вывод которого соединен с коллектором второго транзистора и вторым выводом первого элемента ИСКЛЮЧАЮS ЩЕЕ ИЛИ, второй вход второго элемен (Л та ИСКПЮЧАЩЕЕ ИЛИ подключен к информационной шине, выходы первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ : соединены соответственно с первым и вторым входами элемента Ш1И-НЕ,выход которого .подключен к выходной шине. Я
СОЮЗ ССВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН . (19) SU(1!) 3 (51)4 Н 03 К 17/60
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3714383/24-21 (22) 29 03.84 (46) 23.08.85. Бюл. № 31 (72) А.Е. Дергачев и А.P. Шадур (71) Донецкое отделение Института
"Гипроуглеавтоматизация" ,(53) 621.382 (088.8) (56) Авторское свидетельство СССР № 237930, кл. H 03 К 17/60, 1968.
Авторское свидетельство СССР № 766012, кл. Н 03 К 17/60, 1978 ° (54)(57) КОММУТИРУЮЩЕЕ УСТРОЙСТВО, содержащее первый и второй транзисторы разного типа проводимости, первый, второй и третий резисторы, управляющую и выходную шины, причем эмиттер первого транзистора подключен к шине источника питания, а база через первый резистор соединена с управляюШей шиной и одним выводом второго резистора, другой вывод которого подключен к базе. второго транзистора, эмиттер которого соединен с общей шиной, о т л и ч а ющ е е с я тем, что, с целью расширения функциональных возможностей, введены два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент HJIH-НЕ, причем первые входы первого и второго элементов
ИСКЛЮЧАЮЩЕЕ ИЛИ подключены к коллектору первого транзистора и одному выводу третьего .резистора, другой вывод которого соединен с коллектором второго транзистора и вторым выводом первого элемента ИСКЛЮЧЖОЩЕЕ ИЛИ, второй вход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к информационной шине, выходы первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ,выход которого .подключен к выходной шине.
1175028 2
Изобретение относится к импульсной технике и может быть использо, вано в устройствах автоматики, те лемеханики и вычислительной техниЦель изобретения — расширение функциональных возможностей коммутирующего устройства за счет запрещения прохождения информации при отсутствии входного сигнала (обрыве 1О управляющей цепи).
На чертеже представлена схема коммутирующего устройства.
Коммутирующее устройство содержит первый 1 и второй 2 транзисто- 15 ры разного типа проводимости, первый 3, второй 4 и третий 5 резисторы, первый 6 и второй 7 логические элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и логический элемент ИЛИ-НЕ 8, причем эмиттер первого транзистора 1 подключен к шине 9 источника питания, а база через первый резистор 3 соединена с управляющей шиной 10 и одним выводом второго резистора 4, 25 другой вывод которого подключен к базе второго транзистора 2, эмиттер которого соединен с общей шиной 11, первые входы первого 6 и второго 7 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены З0 к коллектору первого транзистора 1 и одному выводу третьего резистора 5, другой вывод которого соединен с коллектором второго транзистора 2 и вторым выводом первого элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ 6, второй вход второго элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ 7 подключен к информационной шине 12, выходы первого 6 и второго 7 элементов ИСКЛ10ЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ 8, выход которого подключен к выходной шине 13. !
Коммутирующее устройство работает следующим образом. 45
При поступлении на управляющую шину 10 сигнала низкого уровня транзистор 2 закрывается, а транзистор 1 открывается. При этом на обоих входах элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ 6 и на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 возникает положительный потенциал, соответствующий уровню логической единицы. На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 формируется уровень логического нуля, а информация, поступающая на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7, йнвертируется этим элементом и с его выхода поступает на второй вход эле" мента ИЛИ-НЕ 8. Уровень логического нуля, поступающий с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 на первый вход элемента ИЛИ-НЕ 8> разрешает прохождение информации. Информация, проинвертированная еще раз элементом ИЛИ-НЕ 8, поступает на выход устройства.
При.подаче на управляющую шину 10 сигнала высокого уровня транзистор 1 закрывается, а транзистор 2 открывается. При этом на оба входа элемен" та ИСКЛЮЧАЮЩЕЕ ИЛИ 6 и на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 поступает низкий уровень, соответствующий уровню логического нуля.
На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ
6 устанавливается уровень.логического нуля, а информация, поступающая с информационной шины 12 на второй вход элемента ИСКГПОЧАЮЩЕЕ ИЛИ
7 проходит через него на второй вход элемента ИЛИ-НЕ 8. Уровень логического нуля, поступающий с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 на первый вход элемента ИЛИ-НЕ 8, разрешает прохождение информации через элемент ИЛИ-НЕ 8 ° Информация инвертируется элементом ИЛИ-НЕ 8 и поступает на выходную шину 13.
При отсутствии сигнала на управляющей шине, например при обрыве управляющей цепи, ток, протекающий. по цепи шина 9 источника питания, переход база-эмиттер транзистора i, резисторы 3 и 4, переход база— эмиттер транзистора 2, общая шина 11, открывает транзисторы 1 и 2. При этом на первых входах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6 и 7 формируется высокий положительный потенциал, соответствующий уровню логической единицы, а на втором входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ tj — низкий потенциал, соответствующий уровню логического нуля.
Так как на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 присутствует уровень логической единицы, то информация, поступающая с информационной шины 12, инвертируется данным элементом и поступает с его выхода на второй вход элемента ИЛИ-НЕ
8. Однако на первый вход элемента ИЛИ-НЕ 8 поступает уровень логической единицы, который обуславСоставитель Д. Иванов
Техред А.Бабннец Корректор И. Зрдейи
Редактор Е. Лушникова
Заказ 5211/55
Тираж 872- Подписное
ВНИИПИ Государственного комитета СССР но делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", г, Ужгород, ул. Проектная,4 ливает состояние логического нуля на выходе устройства, т.е. запрещает прохождение информации.
Таким образом, при поступлении на управляющую шину 10 сигнала низкого уровня предлагаемое коммутирующее устройство пропускает поступаю175028 4 щую информацию, при подаче на управ" ляющую шину 10 сигнала высокого уровня поступающая информация инвертируется, а при отсутствии управляю-. щего сигнала (обрыве в цепи управления) поступающая информация не проходит на выход устройства.