Устройство для контроля блоков памяти

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПАМЯТИ, содержащее блок управления , накопитель, блок ввода-вывода информации, блок обнаружения неисправностей , управляемые источник питания и термобарокамеру, причем выходы с первого по пятый блока управления подключены соответственно к первым входам управляемой термобарокамеры, управляемого источника питания, блока ввода-вывода информации, накопителя и блока обнаружения неисправностей, первый выход которого подключен к первому входу блока управления, а второй - к второму входу блока вводавывода информации, выход которого соединен с вторым входом накопителя, выход которого соединен с вторыми входами блока ввода-вывода информации и управляемых источника питания и термобарокамеры,.вторые выходы блока ввода-вывода информации и блока обнаружения неисправностей являются одн11№1 из выходов устройства, входами которого являются второй вход блока обнаружения неисправностей и третий вход блока ввода-вывода информации , отличающееся тем, что, с целью повышения достоверности контроля, в него введены управляемьш генератор тактовых сигналов , блок угфавляемой задержки, комi мутатор и формирователи токов, выходы которых являются другими выходами уст ройства , а входы подключены к выходам коммутатора, один из входов котороС го соединен с выходом блока управляемой задержки, один из входов которого соединен с выходом управляемого генератора тактовых сигналов и вторым входом блока управления, вход генератора тактовых сигналов и дру гие входы блока управляемой з;вдерж-00 ки и коммутатора соединены с выходом «4 накопителя. 4

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН ()9) ()1) (5()4 G 11 С 29/ОО

ОПИСАНИЕ ИЗОБРЕТЕНИЯ . К ABTOPGHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3690960/24-24 (22) 19.01,84 (46) 15.08.85. Бюл. У 30 (72) С.И.Борзенков и В.Н.Токарев (53) 681..327(088.8) (56) Авторское свидетельство СССР

В 936036, кл. С ll С 29/00, 1982.

Авторское свидетельство СССР

В 384 139, кл. G 11 С 29/00, 1973. (54)(57) УСТРОЙСТВО Д1И КОНТРОЛЯ БЛОКОВ ПАМЯТИ, содержащее блок управления, накопитель, блок ввода-вывода информации, блок обнаружения неисправностей, управляемые источник питания .и термобарокамеру, причем выходы с первого по пятый блока управления подключены соответственно к первым входам управляемой термобарокамеры, управляемого источника питания, блока ввода-вывода информации, накопителя и блока обнаружения неисправностей, первый выход которого подключен к первому входу блока управления, а второй — к второму входу блока вводавывода информации, выход которого

I соединен с вторым входом накопителя, выход которого соединен с вторыми входами блока ввода-вывода информации и управляемых источника питания и термобарокамеры,:вторые выходы блока нвода-вывода информации и блока обнаружения неисправностей являются одними из выходов устройства, входами которого являются второй вход блока обнаружения неисправностей и третий вход блока ввода-вывода информации, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены управляемый генератор тактовых сигналов, блок управляемой задержки, коммутатор и формирователи токов, выходы которых являются другими выходами устройства, а входы подключены к выходам коммутатора, один из входов которого соединен с выходом блока управляемой задержки, один из входов которого соединен с выходом управляемого генератора тактовых сигналов и вторым входом блока управления, вход генератора тактовых сигналов и другие нходы блока управляемой задержки и коммутатора соединены с выходом накопителя.

1173449

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано для проведения автоматкэированньгх испытаний блоков памя- . 5 ти в условиях действия дестабилизирующих факторов.

Цель изобретения — повышение достоверности контроля при испытаниях блоков памяти за сЧет увеличения обь-1@ ема дестабилизирующих факторов, учитываемых в процессе испытаний.

На фиг.1 представлена функциональ= ная схема предлагаемого устройства; на фиг.2 — 7 — соответственно функциональные схемы управляемого генератора тактовых сигналов, блока управляемой задержки, коммутатора, формирователей токов, блока управления и блока обнаружения неисправностей.

Предлагаемое устройство содержит (фиг.l ) блок l управления накопитель 2„ блок 3 ввода-вывода информации, блок 4 обнаружения неисправ- 25 ностей, управляемый источник 5 питания, управляемую термобарокамеру 6, управляемый генератор 7 тактовых сигналов, блок 8 управляемой задержки, коммутатор 9 и формирователи 10 токов. Устройство поцключается к объекту 11 испытаний (блоку памяти ), Генератор 7 содержит (фкг.2 ) группу элементов И 12 первый двоичный счетчик 13, генератор 14 тактовой . 35 частоты и первый усилитель-формиро- . ватель 15.

Блок 8 задержки содержит (фиг.3) второй двоичный счетчик 16, триггер

Щ

17, вторую группу элементов И 18, элемент И 19 второй усилитель-формирователь 20 и второй генератор 21 тактовой частоты.

Коммутатор 9 содержит (фиг.4 ) К

45 элементов И 22, где К вЂ” количество подключаемых формирователей 10 токов.

Формирователи 10 токов содержат (фиг,5) К транзисторов 23> базовые резисторы 24 к 25, элементы нагруз- И ки, например резисторы 26 и 27, питающий вход 28 транзисторов и вход

29 нейтрали (шины нулевого потенциала ).

Блок 1 управления содержит (фиг,6,155 генератор 30 синхроимпульсов, генератор 31 одиночных импульсов, адресный счетчик 32, регистр 33 началь-. ного,щреса регистр 34 конечного ад реса, блок 35 сравнения, элемент 36 индикации, элементы И 37-39, элементы ИЛИ 40 и 41 к переключатели 42 °

Блок 4 обнаружения неисправностей содержит - :йкг.7) счетчик 43 адреса, дешифратор 44 адреса, формирователь

45 сигналов цикла, блок 46 свертки по модулю три, блок 47 местного управления, коммутатор 48, блок 49 ввода информации, регистр 50 контроль" ной информации, блок 51 анализа ошибок и генератор 52 синхросигналов.

Предлагаемое устройство работает следующим образом.

При включении питания все блоки устройства устанавливаются в исходное состояние. В накопитель 2 через блок 3 введены коды программы испытаний. Из блока 1 с выхода счетчика 32 в накопитель передается первоначальный адрес, По этому адресу из него выбираются коды, соответствующке разряды которых в виде потенцкалов управления поступают в источник 5 питания, термобарокамеру 6, генератор 7, блок 8 задержки и коммутатор 9, Первоначальные коды таковы, что в устройстве устанавливается номинальный режим испытаний: номинальные температура, давление, питание, рабочая частота испытуемого блока 11

1,она же рабочая частота контроля.),а коммутатор 9 обеспечивает отключение всех формирователей 10, которые в ходе испытаний могут формировать в отдельных участках нейтралк испытуемого блока импульсы тока, служащие для имитации помех, В блоке 4 задаются границы проверяемого массива памяти и устанавливается циклическое выполнение выбранного режима контроля испытуемого блока 11.

После этого производится запуск устройства, Это производится выработкой одиночного импульса, который с выхода генератора 31 через элемент ИЛИ 41 поступает в блок 4 и запускает его, Начинается контроль блока 11. По окончании проверки заданного массива памяти в блоке 4 блокам 45 вырабатывается сигнал "Пуск", предназна- енный для повторного запуска контроля заданного массива, Этот сигнал поступает в блок 1 и через эле менты И 38 и 40 на счетчик 32 в качестве добавления +1 к его содержимому, По этому новому адресу из накопктация помех и наводок во внутренних цепях испытуемого блока.

Изменение рабочей -частоты в устройстве происходит следующим образом, В момент смены режимов испытаний в генератор 7 на вход группы элементов И 12 поступает из накопителя

2 код, от значения которого зависит время заполнения счетчика 13. Этот код заносится в счетчик импульсов переполнения, а время заполнения счетчика является,,фактически, периодом следования рабочей частоты. Таким образом, частота управляется кодом, пителя 2.

Имитация помех основана на принципе подачи в отдельные участки гальванической сети нейтрали испытуемого блока ll токовых импульсов, вызывающих в индуктивно связанных сигнальных цепях помехи и наводки. Эти импульсы вырабатываются формирователями 10, построенными по схеме эмиттер- ного повторителя. Резисторы 24-27имеют соответственно различные номиналы с целью получения токовых импульсов различной амплитуды. В формирователях 10 эмиттерные повторители попарно объединены с той целью, чтобы иметь возможность в определенный участок гальванической сети нейтрали подавать импульсы тока различной амплитуды.

При помощи коммутатора 9 изменяются сразу два параметра имитации помех: амплитуда токового импульса и место его подачи.

Кроме изменения амплитуды импульсов тока и смены участков нейтрали, в которые они подаются, устройство позволяет автоматически изменять время выдачи импульса, имитирующего помеху. Это осуществляется блоком 8 управляемой задержки, Таким образом, предлагаемое устройство позволяет проводить испытания блоков памяти с повышенной достоверностью контроля за счет учета действия дополнительно введенных дестабилизирующих факторов: изменения рабочей частоты испытуемого блока и имитации помех, изменяющих по установленной зависимости свою амплитуду, время выдачи и место возникновения.

3 1173449 4 теля 2 выбирается новый код режима испытаний, который поступает в вьппеуказанные блоки и обеспечивает выпол" нение режима испытаний при новых условиях. Блок 4 выполняет контроль при этих условиях и добавляет вышеуказанным образом +1 к содержимому счетчика 32. Это вновь обеспечивает в следующем цикле смену режимов.при контроле испытуемого блока 11. Если в хо- ip де испытаний в проверяемом блоке выявится какая-либо неисправность, то с выхода блока 51 в блок 1 поступает сигнал "Неисправность". Этот сигнал поступает в генератор 30 и обес- 15.поступающим в генератор 7 из накопечивает выработку последовательности импульсов, которая поступает в блок 3 для вывода на внешнее устройство кода режима испытаний (из накопителя 2 ) и адреса неисправнрсти 2б (с выхода блока 4 ). После вывода этих кодов генератор 30 вырабатывает импульс, который через элемент

ИЛИ .41 поступает в блок 4 для его запуска после останова по неисправ- я5 ности.. Указанная работа будет продолжаться до тех пор, пока блок 35 сравнения не зафиксирует равенства кодов в счетчике 32 и регистре

34, в котором установлен конечный. ЗО адрес программы испытаний. Этот факт будет означать, что выполнение всей программы испытаний закончилось, о чем сообщит оператору элемент 36 индикации. Кроме того, потенциал с блока 35 запретит выдачу системной тактовой частотй с выхода элемен" та И 37 в блок 4 ° Работа устройства прекратится. Оператор в виде распечатки внешнего устройства будет 4О иметь данные об адресах неисправностей и режимах испытаний, при которых они возникли. Кроме того, предлагае мое устройство позволяет при помощи переключателей 42, регистра 33 и блока 4 задать требуемый режим испытаний для обеспечения поиска неисправностей или выявления причин, вызывающих их, C

В предлагаемом устройстве по сравнению с прототипом, кроме изменения питающих напряжений, температуры и давления, введены следующие дестабилизирующие факторы: изменение рабочей частоты испытуемого блока 11 и ими1173449

Фиг.1

ore 7

II73449

1173449

Фиг. б

El?3449

311

Составитель В. Рудаков

Техред И.Асталош

Редактор Ю.Ковач

Корректор Е. Сирохман

Филиал ППП "Патент", г.ужгород,ул.Проектная, 4

Заказ 507)/50 Тираж 584 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1I3035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх