Устройство для отображения информации на экране матричной индикаторной панели
УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ МАТРИЧНОЙ ИНДИКАТОРНОЙ ПАНЕШ, содержащее последовательно соединенные усилитель, вход которого является информационным входом устройства, аналого-цифровой преобразователь и блок памяти,другие входы которого соединены с одними из выходов блока управления памятью, а выход блока памяти соединен с горизонтальными шинами матричной индикаторной панели, распределитель , первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора импульсов соединены с первьтм и вторым входами коммутатора, выход которого соединен с первыми входами распределителя и блока управления памятью, первые входы триггеров и элемента ИЛИ является установочным входом устройства, выход первого триггера соединен с вторым входом блока управления , памятью, выходы второго триггера соединены соответственно с третьими и четвертыми входами блока управления памятью и коммутатора, другой выход блока управления памятью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключают к второму входу распределителя, один из вьпсодов которого соединен с вертикальными шинами матричной индикаторной панели, о тлич ающе е (Л с я тем, что, с целью повышения надежности устройства путем исклюс чения ложного срабатывания и пропуска сигналов, оно содержит регистр , блок вычитания и блок сравнения , первые входы регистра и блока вычитания соединены с выходом аналого-цифрового преобразователя, второй вход регистра подключен к У1 другому выходу распределителя, выо 0 ход регистра подключен к второму входу блока вычитания, третий вход которого соединен с выходом коммутатора , выход блока сравнения соединен с вторым входом второго триггера, первьй вход которого соединен с выходом блока вычитания, а второй вход является синхронизирующим входом устройства.
0% (11) СОЮЗ СОВЕТСНИХ соцИАлистичесних
РЕСПУБЛИН
Эш С 09 G3/28
ГОсудАРстВенный нОмитет сссР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬП ИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3517017/24-24 (22) 26;11.82 (46) 23. 09. 84. Бюл. Ф 35 (72) А.М.Беркутов, И. П. Гиривенко, B.À.Ïàðàõèí и F..M.Ïðîmèí (71) Рязанский радиотехнический институт (53) 681.327.11(088.8) (56) 1. Гормон, Коннели. Простая система для цифровой регистрации данных для импульсного эксперимента по изучению химических реакций.—
"Приборы для научных исследований".
1972, 11 - 8.
2. Авторское свидетельство СССР
Ф 525977, кл. G 09 G 3/28, 1976 (прототип). (54) (57) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ
ИНФОРМАЦИИ НА ЭКРАНЕ МАТРИЧНОЙ ИНДИКАТОРНОЙ ПАНЕЛИ, содержащее последовательно соединенные усилитель, вход которого является информационным входом устройства, аналого-цифровой преобразователь и блок памяти, другие входы которого соединены с одними из выходов блока управления памятью, а выход блока памяти соединен с горизонтальными шинами матрич- ной индикаторной панели, распределитель, первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора им— пульсов соединены с первым и вторым входами коммутатора, выход которого соединен с первыми входами распределителя и блока управления памятью, первые входы триггеров и элемента
ИЛИ является установочным входом устройства, выход первого триггера соединен с вторым входом блока управления памятью, выходь второго триггера соединены соответственно с третьими и четвертыми входами блока управления памятью и коммутатора, другой выход блока управления памятью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключают к второму входу распределителя, один из выходов которого соединен с вертикальными шинами матричной индикаторной панели, о т л и ч а ю щ е ес я тем, что, с целью повышения надежности устройства путем исключения ложного срабатывания и пропуска сигналов, оно содержит регистр, блок вычитания и блок сравнения, первые входы регистра и блока вычитания соединены с выходом аналого-цифрового преобразователя, второй вход регистра подключен к другому выходу распределителя, выход регистра подключен к второму входу блока вычитания, третий вход которого соединен с выходом коммутатора, выход блока сравнения соединен с вторым входом второго триггера, первый вход которого соединен с выходом блока вычитания, а второй вход является синхронизирующим входом устройства.
111 О9О
Изобретение относится к автоматик и вычислительной технике и может быть использовано в устройствах индикации и регистрации для визуального исследования формы электрических 5 сигналов, измерения их параметров и формирования кодов для ЦВМ.
Известно устройство для индикации, содержащее газоразрядную панель, горизонтальные шины которой соединены10 с дешифратором, связанным с блоком памяти, вертикальные шины — с распределитеЛем импульсов переключения панели, аналого-цифровой преобразо, ватель и компаратор, соединенные с входной шиной (!) .
Недостатками данного устройства являются возможность ложного запуска устройства в режиме записи и пропуски сигнала. 20
Наиболее близким по технической сущности к предлагаемому является устройство для отображения, содержащее газоразрядную панель, горизонтальные шины которой соединены с де- 25 шифратором, связанным с блоком памяти, вертикальные шины — с распределителем импульсов панели, аналогоцифровой преобразователь и компаратор, соединенные с входной шиной, 30 коммутатор, подключенный к блоку памяти и аналого-цифровому преобразователю, два триггера, соединенные с коммутатором и элементами И и ИЛИ t2).
Недостатком известного устройства является отсутствие синхронизации
35 момента появления .сигнала, который должен быть отображен на газоразряд-. ной панели и развертке записывающего сигнала, что приводит к снижению объема отображаемой информации, 40 так как для исключения потери записываемой информации развертка записывающего сигнала начинается значительно раньше самого сигнала и вместо сигнала значительная. часть
45 панели занимается нулевой информацией.
Цель изобретения — повышение надежности устройства путем исключения ложного срабатывания и пропуска сигналов.
Поставленная цель достигается тем, что в устройство для отображения информации на экране матричной: индикаторной панели, содержащее последовательно соединенные усилитель, вход которого является информационным входом устройства, аналого-цифровой преобразователь и блок памяти, другие входы которого соединены с одними из выходов блока управления памятью, а выход блока памяти соединен с горизонтальными шинами матричной индикаторной панели, распределитель, первый и второй триггеры, генератор импульсов, коммутатор и элемент ИЛИ, выходы генератора импульсов соединены с первым и вторым входами коммутатора, выход которого соединен с первыми входами ,распределителя и блока управления .памятью, первые входы триггеров и элемента ИЛИ являются установочным входом устройства, выход первого триггера соединен с вторым входом блока управления памятью, выходы второго триггера соединены соответственно с третьими и четвертыми входами блока управления памятью и коммутатора, другой выход блока управления памятью соединен с вторыми входами элемента ИЛИ и второго триггера, выход элемента ИЛИ подключен к второму входу распределителя, один из выходов которого соединен с вертикальными шинами матричной индикаторной панели, введены регистр, блок вычитания и блок сравнения, первые входы регистра и блока вычитания соединены с выходом аналого-цифрового преобразователя, второй вход регистра подключен к другому выходу распределителя, выход регистра подключен к второму входу блока вычитания, третий вход которого соединен с выходом коммутатора, выход блока сравнения соединен с вторым входом второго триггера, первый вход которого соединен с выходом блока вычитания, а второй вход является синхронизирующим входом устройства.
На фиг. 1 представлена функциональная схема устройства; на фиг.2схема блока управления памятью.
Устройство содержит усилитель 1, аналого-цифровой преобразователь 2, блок 3 памяти, матричную индикаторную панель 4, регистр 5, блок б вычитания, блок 7 управления памятью, распределитель 8, блок 9 сравнения, триггеры 10 и 11, элемент ИЛИ 12, генератор 13 импульсов и коммутатор 14.
Блок 7 управления памятью содержит элемент И 15, счетчик 16 адресов, формирователь 17 импульсов
15090, ан = К -К„ .
В. случае Nt.> и hl происходит следующее сравнение и т.д. Данный цикл
5 будет повторяться до переполнения распределителя 8, а затем в регистр
: 5 заносится кодК„ и происходит следующий цикл сравнения К с йЯ1 „„ .
=ф -N (где 1М вЂ” объем распредеНЮ+1 +< 1
1О лителя, j — целое число 0,1,2,...
В случае Н<4 и g; (превышение разности кодов сигнала над кодом уровня синхронизации) импульс с блока 9
15 сравнения устанавливает триггер 10 в нулевое состояние и разрешает запись кода-сигнала в блок 3 памяти.
После заполнения блока 3 памяти импульс переполнения с блока 7 уп20 равления памятью устанавливает триггер 11 в нулевое состояние, тем самым разрешая проход частоты считывания через коммутатор 14 на распределитель 8 и блок 7 управле25 ния памятью и, разрешая режим считывания с блока 3 памяти через блок . 7 управления памятью, этим же им1 а пульсом переполнения через элемент
ИЛИ 12 устанавливается в нулевое состояние распределитель 8, обеспечивая воспроизведение на экране матричной панели 4 сигнала, начиная с момента синхронизации. а,=/н -N„„l, где Н< и Й - код амплитуды сигнала во время первого и второго импульсов записи соответственно.
Эта разность EN ïîäàåòñÿ на блок
9 сравнения где сравнивается с
Э
35 кодом Й, заданным эаранее Кс -код уровня синхронизации), которая подается по входу 22 синхронизации.
В случае Кс 7 6 Й, третий импульс записи заносит код Й>в блок 6 вычитания
40 и на блок 9 сравнения поступает следующая разность:
3 11 записи, инвертор 18(формирователь импульсов считывания), коммутатор 19.
Устройство работает следующим образом.
Входной сйгнал с информационного входа 20 подается на усилитель 1, где усиливается, преобразуется в код в аналого-цифровом преобразователе 2 и в виде кода подается-в блок
t1 lI
3 памяти. По команде Готов с установочного входа 21 триггер 11 устанавливается в единичное состояние, разрешая проход частоты записи с генератора 13 импульсов через коммутатор 14 на распределитель 8, блок 7 управления памятью и блок
6 вычитания, одновременно триггер
10 устанавливается в единичное состояние, запрещая работу блока 7 управления памятью, при этом через элемент ИЛИ 12 распределитель 8 устанавливается в нулевое состояние.
Первый импульс с распределителя 8 записывает в регистр 5 код сигнала аналого-цифрового преобразователя
2. Вторым импульсом частоты записи блок 6 вычитания вычисляет разность
Предлагаемое устройство позволяет повысить надежность устройства, так как для исключения потери записываемой информации развертка записываемого сигнала начинается значйтельно раньше самого сигнала и вместе сигнала значительная часть панели занимается нулевой информацией.
11 15090
Составитель С.Гришин
Редактор Е.Папи Техред C.Ëåãåçà Корректор .Г"рня
Заказ 6776/37 Тираж 446 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д.4/5
Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4



