Устройство для управления отключением резервных каналов
1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ОТКЛЮЧЕНИЕМ РЕЗЕРВНЫХ КАНАЛОВ, содержащее по числу каналов га источников входных сигналов и элементов рИ-ИЛИ, отличающееся тем, что, с целью расширения области применения устройства, в него введены по числу каналов элементы памяти, элементы задержки и блоки межканального контроля, каждый вход которых подключен к выходу одноименного источника входного сигнала, а каждый выход - к одноименному прямому входу элемента рИ-ИЛИ, выход которого через элемент задержки соединен с входом одноименного элемента памяти, выход которого подключен к одноименному выходу устройства и соответствующим инверсным входам каждого элемента рИ-Ш1И. 2. Устройство по п. .1 , отличающееся тем, что каждый элемент рИ-ШШ содержит 2 п входовые элементы И, где п - количество входных сигналов из т, подаваемое на вхоS ды элемента, а количество элементов И определяется соотношением р i п-Чт-пЦ где (т-1).
СОЮЗ СОВЕТСНИХ
И Юб
РЕСПУБЛИН
091 (11) ОПИСАНИЕ ИЗОБРЕТЕНИЯ
H ПАТЕНТV
Р*
n! (m- ü1! где 2ан ь (m-1) ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3433147/18-24 (22) 30.04.82 (46) 23.07.84 Бюл. № 27 (72) В.И.Клягин (53) 621.3.062.8(088.8) (56) 1. Авторское свидетельство СССР
¹ 558432, кл. Н 05 К 10/00, 1976.
2. Авторское свидетельство СССР № 702553, кл. Н 05 К 10/00, 1979 (прототип). (54)(57) 1. УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ОТКЛЮЧЕНИЕМ РЕЗЕРВНЫХ КАНАЛОВ, содержащее по числу каналов m источников входных сигналов и элементов рИ-ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены по числу каналов элементы памяти, элементы задержки и блоки межканального контроля, каждый вход которых
3151) Н 05 К 1О/00; С 06 F 1 1 /20 подключен к выходу одноименного источника входного сигнала, а каждый выход — к одноименному прямому входу элемента рИ-ИЛИ, выход которого через элемент задержки соединен с входом одноименного элемента памяти, выход которого подключен к одноименному выходу устройства и соответствующим инверсным входам каждого элемента рИ-ИЛИ.
2. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что каждый элемент рИ-ИЛИ содержит 2 t1 входовые элементы И, где П вЂ” количество вход" ных сигналов из m, подаваемое на входы элемента, а количество элементов
И определяется соотношением канального контроля, каждый вход которых. подключен к выходу одноименного источника входного сигнала, а каждый выход — к одноименному прямому входу элемента рИ-ИЛИ, выход которого через элемент задержки соединен с входом одноименного элемента памяти, выход которого подключен к одноименному выходу устройства и соответствующим инверсным входам каждого элемента РИ-ИЛИ.
Каждый элемент РИ вЂ И содержит 2 0 входовые элементы И, где П вЂ” количество входных сигналов из m,ïîäàâàåìoå на входы элемента, а количество элементов И определяется соотношением
rn!
n (vn- n 1! де 2 с n (m-1 ) .
На чертеже приведена блок-схема устройства.
Устройство содержит по числу каналов m источников 1-3 входных сигналов, m блоков 4-6 межканального контроля с m входами и выходами каждый, m элементов РИ-ИЛИ 7, m элементов памяти 8, m элементов задержки 9 и m выходов устройства 10-12.
Каждый элемент 7 РИ-ИЛИ содержит рвходовой элемент 13 ИЛИ и р входовых элементов 14-16 И с р прямыми и с р инверсными входами каждый. Из ш групп последовательно соединенных элементов 7-9 образуется m ф ункциональных элементов 17-19 принятия коллективного решения.
Выходы источников 1. — 3 подключены к первому, второму, и ш-му входам каждого блока 4-6 соответственно.
Первые выходы блоков 4-6 соответственно подключены к первым входам элементов 14 и 15, к второму и первому входам элементов 14 и 16 соответственно и к Il--му входу элементов
15-16; вторые выходы блоков 4-6 подключены в том же порядке к входам элементов 14-16 элемента 18; à m-ые входы — соответственно к входам элементов 14- 16 элемента 19. Выход 1О устройства подключен к (П+1) входу элементов 14 и 15, выход 11 — к (П+2) и (р+1) входам элементов 14 и
16 соответственно, выход 12 - к 2Пму входу элементов 15 и 16 каждого элемента 17-19.
Блоки 4-6 межкап, †;.:.ÿîão контроля, в частности, представляют собой иден1 1104697
Изобретение относится к автоматике и вычислительной технике и может быть использовано в высоконадежных системах управления и индикации.
Известно устройство для управления отключением резервных каналов, содержащее по числу каналов элементы
2И-ИЛИ-НЕ и блоки попарн го сравнения, входы которых соединены с выходами соответствующих источников ахоп- 1О ных сигналов Я .
Однако функциональные .возможности такого устройства ограничены тем, что при использовании его более чем для трех каналов и Возникновении не- 15 исправностей в двух и более каналах может быть подан в нагрузку сигнал неисправного канала.
Наиболее близким техническим реше нием к изобретению является устройство для управления отключением резервньм каналов, содержащее блоки попарного сравнения, входы которых соединены с выходами соответствующих источников входных сигналов, по числу каналов элементы 2И-ИЛИ и элементы
ИЛИ, первые входы которых соединены с соответствующими выходами блоков попарного сравнения, вторые и третьи входы "с вьмодами соответствующих элементов 2И-"ИЛИ одного и другого каналов, а выходы - с входами тех же элементов 2И-ИЛИ j2j .
Функциональные возможности такого
А устройства ограничены тем, что при отказе одного из блоков попарного сравнения отказы двух каналов, сигналы которых сравниваются этим блоком, не могут быть идентифицированы, а неисправные каналы — отключены от об40 щей нагрузки. Кроме того, ° в устройстве не предусмотрено парирование "ложных" отказов канала, например, типа сбой, флюктуационный выборс и т.д.
Указанные недостатки ограничивают
45 область применения устройства, а также снижают надежность устройства и достоверность его решений.
Целью изобретения является расширение области применения и повышение надежности устройства, а также повышение достоверности его решений, Указанная цель достигается тем, что в устройство для управления отключением резервных каналов, содержащее по числу каналов m источников входных сигналов и элементов рИ-ИЛИ, введены по числу каналов элементы памяти, элементы задержки и блоки меж"
110
3 тичные цифровые вычислители, образующие избыточную структуру системы управления °
Каждый вычислитель, кроме формирования сигнала управления, выполняет
5 задачу контроля технического состояния как собственного и других вычислителей, так и каналов управления в целом по аналогичному алгоритму. Источники 1-3, в частности, представляют собой выходные устройства вычислителей 4-6 соответственно по сигналам управления исполнительными устройствами. При общем резервировании в качестве источников 1-3 могут быть выбраны выходы последующих за вычислителем устройств, например сер. воприводов. Так как вычислители выполняют задачи управления и контроля одними и теми же средствами, то отклонение одного из сигналов источников 1-3 от других на величину, большую заданного порога рассогласования, оценивается как отказ соответствующего вычислителя, т.е. одного из блоков 4-6, а при общем резервировании— как отказ соответствующего канала резерва в целом.
Устройство работает следующим образом.
Для простоты изложения примем m равное трем, тогда количество 2я-входовых элементов И в элементе рИ-ИЛИ будет тождественно равно р=3, а П =2.
При наличии на выходах источников
1"3 сигналов, равных или отличающих- 35 ся друг от друга на величину, не превышающую допуск, блоки 4-6 на своих выходах будут иметь, например, сигналы низкого уровня, сигналы "0" °
При этом сигнал на первом выходе блоков 4-6 есть результат индивидуальной оценки технического состояния блока 4 соответствующим блоком, на втором выходе — блока 5 и на третьем — блока 6. Таким образом, например, на первом, втором и третьем выходах блока 4 присутствуют сигналы об исправности блоков 4, 5 и 6 соответственно в индивидуальной оценке блока 4.
На всех входах элементов 17-19 присутствуют сигналы "0", аналогичные по величине сигналы — на выходах
10-12 устройства. При этом сигналы источников 1-3 свободно проходят к потребителю.
При наличии на одном из входов источников 1-3, для конкретности на
4697 4 источнике 1, сигнала, отличающегося от двух других на величину, большую заданного порога рассогласования, на первых выходах каждого блока 5 и 6 в соответствии с заложенным алгоритмом, основанным, например, на мажоритарной логике, появятся сигналы, например высокого уровня, сигналы "1".
На остальных выходах останутся сигналы "0". Так как неисправный сигнал источника 1, в частности, есть результат вычислений блока 4, то резуль. таты контроля, выполненные этим блоком, .могут быть неверными. Наихудший случай в этой ситуации — это когда его индивидуальные оценки технического состояния объектов контроля противоречат аналогичным блоков 5 и 6, т.е. когда на первом, втором и третьем выходах блока 4 будут присутствовать соответственно сигналы "0", "1", и " 1". Совпадающая информация будет только на входах элемента !6 И в элементе 17. Поэтому сигнал "1" пройдет только на выход 10 устройства, запоминаясь на соответствующем элементе
8. С выхода 10 устройства сигнал "1" поступает на исполнительный элемент отключения соответствующего канала или используется для соответствующей перестройки избыточной структуры системы управления другим способом. Он также поступает на первый инверсный axon элементов 14 и 15 каждого элемента 17-19, блокируя дальнейшее прохождение недостоверных результатов контроля с выходов блока 4 на выходы
11 и 12 устройства.
При необходимости, с целью повышения достоверности результата работы устройства последовательно между элементами 7 и 8 каждого элемента
l7-19 вводится элемент 9 задержки, например реле времени, назначение которого — предотвратить отключение соответствующего канала по причине
его сбоя или других кратковременных отклонений, превышающих допустимое рассогласование в пределах наперед заданного отрезка времени.
Так как осталось только два исправных канала, то при следующем отказе одного из них устройство не сможет правильно оценить ситуацию. Поэтому в устройстве, для случая ш=3, полезными являются только два рабочих состояния: первое — когда все каналы исправны и второе — когда отказал
1104697 один канал. Идентификацию отказа второго канала можно провести другими известными средствами, например с помощью поканального контроля.
Аналогично устройство работает при и =2, à m=4, 5, 6... соответственно, в этом случае устройство будет иметь три, четыре, пять..., а в общем случае — (m-1) полезных рабочих состояний.
При необходимости, с целью повышения достоверности результата контроля при невысокой надежности блоков
4-6, число выходных сигналов блоков
4-6, поданных в сочетании "п из m" на прямые входы элементов 14-16, можно увеличить в укаэанных пределах:
2 0+(m-1). Но при этом соответственно будет уменьшено число полезных рабочих состояний устройства. Для и =3, 4... оно составит (m-2) (m-З)..., а в общем случае — (тп-(-1)j .
Принцип работы устройства остается неизменным, если в качестве источников контролируемых сигналов будут выбраны выходные устройства последующих за вычислителем подсистем, входящих в резервированную систему. В этом случае также будет парироваться отказ блока контроля как в ситуации— все подсистемы исправны, так и при их поочередных (m-2) отказах. При этом идентификация отказа будет производиться на уровне канала резерва в целом.
Технико-экономическое преимущество изобретения по сравнению с прототипом заключается в повышении надежности и расширении функциональных воэможностей устройства. Это достигается путем введения дополнительнйх элементов памяти и блоков межканального контроля. При этом выход из строя (m-2) блоков контроля не влияет на достоверность коллективного решения, принимаемого устройством.
2О Кроме того, введение элементов задержки позволяет повысить достоверность решения устройства, так как при этом будут парировать "ложные" отказы каналов, типа "сбой", случайных кратковременных внедопусковых отклонений контролируемого параметра каналов.
1104697
Составитель В.Максимов
Редактор С.Лыжова Техред M.Tenep Корректор И. Эрдейи
Заказ 5326/45 Тираж 783 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r.Óæroðîä, .ул. Проектная, 4




