Формирователь задержанных импульсов
1. ФОРМИРОВАТЕЛЬ ЗАДЕРЖАННЫХ ИМПУЛЬСОВ, сояержаашй два последовательно соединенных логических элемента с инвертирующими выходами. у которых выход каждого через конденсатор соединен с -его вторым входом , и переключательный элемент, вход .которого соединен с выходом второго логического элемента, отличающий с я тем, ;что, с целью уменьшения времени восстановления и рас-, ширения функциональных возможностей . путем обеспечения управляемой задержки , в него введены первый и второй интегральные кАочи, входы которых соединены с первыми входами соответвенно первого и второго логических элементов, а выходы - с вторыми входами логических элементов. i4r-4 (Л с со СП оо -sl ел
СЭОЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
PECflYS JlVIH
3{53 Н 03 К 5 2
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 2842698/18-21 (22) 25,10.79 (46) 30,05.84. Вюл. Р 20 (72) Я.В. Пихлау (71) Институт кибернетики АН ЭССР (53) 621 318.5(088.8) (56) 1. Авторское свидетельство СССР
В 415782, кл. Н 03 К 3/02,. 1972.
2. H. Jakubaschk "Das qrosse
Schaltke1s Bastelbuch", Berlin, 1978, с. 165-168,(прототии}. (54)(57) 1. ФОРМИРОВАТЕЛЬ ЗАДЕРЖАННЫХ ИМПУЛЬСОВ, содержащий два последовательно соединенных логических элемента с инвертируыцими выходами, „„SU„„ 5375 А у которых выход каждого через конденсатор соединен с -его вторым входом, и переключательный элемент, вход .которого соединен с выходом второго логического элемента, о т л и ч а ю— шийся тем, что, с целью уменьшения времени восстановления и расширения функциональных возможностей путем обеспечения управляемой задержки, в него введены первый и второй интегральные ключи, входы которых соединены с первыми входами соответвенно первого и второго логических элементов, а выходы — c вторыми входами логических элементов.
1095375
Изобретение относится к вычислительной технике, в частности к электронным схемам цифровых устройств обработки данных, и может быть использовано для реализации различных устройств управляемой временной задержки импульсов, для осуществления
Формирователей импульсов с высокой помехозащищенностью, и обладающих мальпм временем восстановления и т.д.
Известен формирователь импульсов, содержащий логический элемент И-НЕ, между входами которого подключен диод, а между одним входом и выходом — конденсатор (1).
Недостатками данного Формирователя являются невозможность осуществиения задержки импульсов и сравнительно большое время восстановления.
Наиболее близким к изобретению является Формирователь импульсов, Я содержащий два после 1овательно соединенных логических элемента с инвертирую*.-ими выходами, у которых выход каждого через конденсатор соединен с его вторым входом, который через 25 резистор соединен с общей шиной, и переключательный элемент, вход которого соединен с выходом HTopox Î логического элемента (2).
Недостатками данного формировате- ЗО ля являются длительное время восстановления и ограниченная область практического применения из-за невозможности осуществления управляемой задержки импульсов. У этого формирователя между общей шиной и точкой соединения времязадающего конденсатора с входами логических элементов нужно овключить резистор большой ве- личины (порядка 6,8-10 кОм}. для того, чтобы обеспечить открытое состояние 40 логических элементов в состоянии покой. Процесс восстановления связан с перезарядкой времязадающих конденсаторов через эти резисторы, и поэто. му диапазон допустимых длительностей 4 задерживаемых импульсов крайне узок.
Бель изобретения — уменьшение времени восстановления и расширение функциональных возможностей за счет обеспечения управляемой задержки импульсов.
Укаэанная цель достигается тем, что в формирователь задержанных имйульсов, содержащий два последова тельно соединенных логических элемента с инвертирующими выходами, у 55
Формирователь импульсов работает следующим образом.
В исходном состоянии на входе формирователя присутствует низкий уровень. Сооветственно элемент 1 на выходе -имеет едийичный, а элемент 2 — нулевой потенциалы.
На выходе формирователя присутствует также низкий уровень.
2. Формирователь по п.l, о т л ич а ю шийся тем, -то интегральные ключи выполнены на неинвертирующих логических элементах с открытым коллектором.
2 которых выход каждого через конденсатор соединен с его вторым входом, и переключательный элемент,, вход которого соединен с выходом второго логического элемента, введены первый и второй интегральные ключи, входы которых соединены с первыми входами соответственно первого и второго логических элементов, а выходы - с вторыми входами логических элементов, причем интегральные ключи.выполнены на неинвертирующих логических элементах с открытым коллектором.
На чертеже представлена принципиальная схема формирователя импульсов.
Формирователь импульсов содержит логические элементы 1 и 2 с инвертирующим выходом, (выходной) переключательный элемент 3, интегральные ключи 4 и 5, конденсаторы 6 и 7, которые для плавной регулировки величины задержки могут шунтироваться резисторами 8-11. В свою очередь интегральные ключи 4 и 5 содержат соответственно резисторы 12-17, входные многоэмиттерные транзисторы 18 и 19, входные защитные диоды 20-23, транзисторы 24 и 25, резисторы 26 и 27, диоды 28 и 29, транзисторы 30-33, резисторы 34 и
35, выходные транзисторы 36 и 37 с открытым коллектором.
ПЕрвый вход логического элемента 1 соединен с эмиттером входного транзистора 18 ключа 4, второй вход логического элемента 1 — с открытым коллектором транзистора 36 ключа
4, а выход логического элемента 1с эмиттером транзистора 19 ключа 5 и с первым входом логического элемента 2. Второй вход логического элемента 2 подключен к открытому коллектору транзистора 37 ключа 5, а выход логического элемента 2 — к входу переключательиого элемента 3.
1095375
Составитель С.Агеев
Техред О.Иеце Корректор Н.Лазарева
Редактор A.Äoëèíè÷
Заказ 3621/41 Тираж 862 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Ужгород,ул. Проектная, 4
Филиал ППП Патент, r.
Когда на входе формирователя появляется импульс с высоким уровнем ..: напряжения, то ключ 4 размыкается и элемент 1 переходит в режим интегратора, причем его выходное напряжение падает практически по линейному 5 закону. Как только это напряжение доходит до Ч элемента 2, второй ключ
5 замыкается (его выходной транзистор
37 открывается), и на выходе устройства также появляется импульс с высо-)0 ким уровнем напряжения. Однако этот выходной импульс появляется по сравнению с входным импульсом с задержкой определяемой величинами конденсатора
6 и резисторов 8,9. Меняя эти величи" 5 ны, временем задержки можно произволь15 но управлять. Когда входной импульс формирователя заканчивается, ключ 4 снова замыкается (выходной транзистор
24 открывается), выход элемента 1 переходит на высокий уровень, и ключ 0
5 размыкается. Теперь элемент 2 переходит в режим интегратора и его выходное напряжение падает линейно до тех пор, когда достигается пороговое напряжение переключения элемента 3.
Выходное напряжение формирователя снова становится низким, причем выбором величины конденсатора 7 и резисторов 10, 11 можно произвольно менять задержку заднего перепада 30 входного импульса устройства.
При этом, все импульсы, длительность которых меньше времени, установленного при помощи времязадающих элементов — конденсатора 6 и реэис- З5 торов 8 и 9, отбираются, и устройство может быть использовано в качестве селектора импульсов, в частности, для подавления коротких импульсных помех, могущих появляться на входе схемы. Отметим также малое время
40 восстановления данного формирователя, обусловленное наличием ключевых элементов с малым переходным сопротивлением (выходные транзисторы с открытым коллектором).
Технико-экономическая эффективность изобретения заключается в зкономии количества микросхем для цифровых устройств, уменьшении их габаритов, веса и стоимости.
Если данный формирователь использовать вместо специального элемента временной задержки К131 БР1 в качестве элемента задержки импульсов, то достигается значительное упрощение устройства и уменьшение требуемого
Количества микросхем. Например, для получения задержки 1 мкс требуется до
10 микросхем К131 БР1 и до 40 резисторов, в то время как при использовании описанного формирователя потребуется всего 1,5-2 микросхемы и 2 конденсатора. Кроме того, поскольку 1 микросхема К131 БР1 обеспечивает задержку минимум на 100 нс, то ее приприменение практически возможно только в наносекундном диапазоне, в то время как предлагаемый формирователь может применяться без каких-либо затруднений даже для получения задержки свыше секунды.
Осуществление селекции импульсов по длительности расширяет функциональные возможности формирователя, что позволяет упростить различные цифровые устройства. В частности, форформирователь может быть использован для подавления импульсных помех, длительность которых короче установленного порогового значения, чем можно значительно повысить надежность разнообразных цифровых устройств.
Предлагаемый формирователь реализуется на самых доступных и дешевых микросхемах, например, типа
К155 ЛАЗ, K155 JIAS, K155 ЛА8, К555 ЛИ2 и аналогичных, что также облегчает его широкое применение в цифровой технике.


