Цифровой широтно-импульсный модулятор
ЦИФРОВОЙ ШИРОТНО-ИЬШУЛЬСНЫЙ ШДУЛЯТОР, содержащий генератор импульсов , выход которого соединен с входом счетчика, сумматор, к первым N входам которого подключены шины N-разрядного источника управляющего сигнала, о т л и ча ю щ и и с я тем, что, с целью повышения надежности , в него дополнительно введен фазовый компаратор, причем вькоды N разрядов счетчика подключены к вторым N входам суьл атора, а выходы старших разрядов сумматора и счетчика подключены к входам фазового компаратора , выход которого подключен к выходной шине устройства.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (191 (И) 35? А
3(Я) Н 03 К 7 08
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСИОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 3502450/18-21 (22) 14.10.82 " (46) 30.03.84. Бюл. 9 12 (72) Ю.П.Кудреватых (53) 621.376.54(088.8) (56) 1 ° Авторское свидетельство СССР
Ф 748865, кл. Н 03 К 13/20, 14.06.74.
2. Авторское свидетельство СССР
У 731574, кл. Н 03 К 7/08, 20.02.78 (прототип). (54)(57) ЦИФРОВОЙ ШИРОТНО-ИМПУЛЬСНЫЙ
МОДУЛЯТОР, содержащий генератор импульсов, выход которого соединен с входом счетчика, сумматор, к первым
М входам которого подключены шины
К-разрядного источника управляющего сигнала, отличающийся тем, что, с целью повышения надежности, в него дополнительно введен фа зовый компаратор, причем выходы N разрядов счетчика подключены к вторым
8 входам сумматора, а выходы старших разрядов сумматора и счетчика подключены к входам фазового компаратора, выход которого подключен к выходной шине устройства. изменяя код на вторых входах сумматора 3 (кроме старшего разряда), на выходе фазового компаратора 5 -можно получить широтно-модулированную последовательность. При этом изменение длительности положительных импульсов на выходе фазового компаратора происходит при неизменных периоде и фазе.
Причем частота генератора периодической импульсной последовательности
Ь
9 должна быть в 2 раэ больше требуемой частоты широтно-модулированной последовательности, а 1ч =h+1.! 1083
Изобретение относится к импульсной технике и может быть использовано в цифровых системах автоматического управления и источниках питания с цифровым управлением.
Известен цифровой широтно-импульс ный модулятор, содержащий генератор импульсов, выход которог, соединен с входом счетчика, разрядные выходы которого подключены к входам логи- 10 ческого блока, к другим входам которого подключены шины управляющего цифрового сигнала 1 3.
Недостатками этого модулятора яВляются сложность конструкциир обус- 15 ловленная большим числом комбинационных логических элементов в логическом блоке, а также необходимость формирования взаимоисключающих двоичных сигналов на управляющих шинах. 20
Наиболее близким по технической сущности к предлагаемому является цифровой широтно-импульсный модулятор, содержащий генератор импульсов, выход которого соединен с входом счетчика, сумматор, к первым И входам которого подключены шины N --разрядного источника управляющего сигнала, а выходы сумматора и счетчика подключены к входам сравнивающего устройства 323) 30
Недостатками известного модулятора являются сложность конструкции и низкая надежность из-за наличия большого числа элементов и межэлементных свя, зей.
Цель изобретения — повышение на- дежности цифрового широтно-импульсно
ro модулятора.
Поставленная цель достигается тем, что в цифровой широтно-импульсный мо40 дулятор, содержащий генератор импульсов выход которого соединен с входом
t счетчика, сумматор,к первым входам которого подключены шины М -разрядного источника управляющего сигнала, 45 дополнительно введен фазовый компаратор, причем выходы М разрядов счетчика подключены к вторым 8 входам сумматора, а выходы старших разрядов сумматора и счетчика подключены к входам фазового компаратора, выход
50 которого подключен к выходной шине устройства.
На чертеже представлена структурная схема предлагаемого модулятора.
Цифровой широтно-импульсный моду55 лятор содержит генератор 1 импульсов, выход которого соединен с входом счетчика .2, N разрядных выходов ко357 ъ торого соединены с первыми 11 входами; сумматора 3, вторые и входы которого соединены с шинами 1Ч -разрядного источника 4 управляющего сигнала, а выходы старших разрядов счетчика 2 и сумматора 3 подключены к входам фазового компаратора 5, выход которого соединен с выходной шиной устройства
Счетчик и сумматор могут быть выполнены на стандартных микросхемах средней или большой степени интеграции, например 155 И, 155 ИМЗ или
134 И, 134 ИМ 4, а фазовый компаратор — на элементе антисов адений
ИСКЛЮЧАЮЩЕМ ИЛИ, реализующем функцию
А+В.
Цифровой широтно-импульсный модулятор работает следующим образом.
Импульсы с выхода генератора I поступают на счетный вход N -разрядного двоичного счетчика 2, на вь .ходах которого формируются М последовательностей прямоугольных импульсов, каждая из которых поступает на соответствующий разряд Я -разрядного сумма" тора 3, на вторую группу входов которого (кроме старшего разряда) подается управляющий двоичный код от источника 4. Для правильной работы модулятора на вход старшего разряда сумматора 3 необходимо подать потенциал логического "0". Последовательность наименьшей частоты, вырабатываемая счетчиком 3, поступает также на первый вход фазового компаратора 5 (элемента антисовпадений), на второй вход которого поступает последовательность прямоугольных импульсов с выхода старшего разряда сумматора 3.
Сдвиг фаз между последовательностью с выходов счетчика 2 и сумматора 3 зависит от управляющего двоичного кода — чем он больше, тем больше последовательность с выхода сумматора опережает последовательность с выхода счетчика и наоборот. Тахим образом
Составитель Е.Борзов
Редактор Т.Мермелштейн Техред T. Фанта
Корректор Ю.Макаренко
Заказ 1776/52 Тираж 862
ВНИИПИ Государственного комитета СССР по делам изобретений.и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Подписное
Филиал ППП "Патент", г.Ужгород, ул.Проектная, 4 э 10833
Предлагаемое устройство упрощает задачу построения широтно-импульсного модулятора с цифровым управлением, так как легко реализуется на стандарт ных микросхемах большой или средней интеграции и для управления им доста57 4 точно подавать обычный двоичный код.
Уменьшение числа межсоединений и дли" ны связей упрощает конструкцию и увеличивает помехозащищенность устройства, что приводит к повышению его надежности.


