Усилитель
УСИЛИТЕЛЬ, содержащий входной дифференциальный каскад с симметричньм входом и с первым источником питлния, один вывод которого соединен с общей шиной, и выходной двухтактный каскад на составных транэис: торах одной структуры с вторым и третьим источниками питания, каждый из которых включен между коллектором составного транзистора данного плеча и эмиттером составного транзистора противоположного плеча, при этом нагрузка включена между эмитtepa 4И составных транзисторов, а коллектор каждого транзистора входного дифференциального каскада соединен с базой соответствующего сост вного транзистора, отличающийся тем, что, с целью снижения нелинейных и динамических искажений, входной дифференциальный каскад и выходной двухтактный каскад выполнены на транзисторах разной структуры, а параллельно нагрузке включен дополнительный резистивный делитель напряжения, средняя точка которого соединена с другим выводом первого источника питания, причем база каж- § дого транзистора входного дифференел с циального каскада соединена через дополнительный резистор с эмиттером соответствующего составного транзистора . ffi 00 ел
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
3(я). Н 03 3 20
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ)Ф (21) 3383096/18-09 (22) 13.01 ° 82 (46) 30.01,84. Бюл, Р 4 (72) Ю.M. Нечаев (53) 621. 375. 024(088, 8) (56) 1. Патент ФРГ Р 3049292 Al, кл. H 03 3/45, 1981
2. Радио, 9 8, 1978 с. 45, рис. 1 (прототип). (54) (57) УСИЛИТЕЛЬ, содержащий входной дифференциальный каскад с симметричным входом и с первым источником питания, один вывод которого соединен с общей шиной, и выходной двухтактный каскад на составных транзисторах одной структуры с вторым и третьим источниками питания, каждый иэ которых включен между коллектором составного транзистора данного плеча и змиттером составного тран„.SUÄÄ 1 А зистора противоположного плеча, при этом нагрузка включена между эмиттерами составных транзисторов, а коллектор каждого транзистора входного дифференциального каскада соединен с базой соответствующего составного транзистора, отличающийся тем, что, с целью снижения нелинейных и динамических искажений, входной дифференциальный каскад и выходной двухтактный каскад выполнены на транзисторах разной структуры, а параллельно нагрузке включен дополнительный резистивный делитель напряжения, средняя точка которого соединена с другим выводом первого источника питания, причем база каж- ®
С дого транзистора входного дифференциального каскада соединена через дополнительный резистор с эмиттером соответствующего составного транзистора.
1070685
Усилитель работает следующим образом.
Входной дифференциальный сигнал подается между входами входного дифференциального каскада 1 и с его выходов на входы выходного двухтактного каскада 3, который обеспечивает необходимую мощность сигнала в нагрузке 6. Напряжение отрицательной обратной связи по постоянному и переменному току поступает с обоих концов нагрузки 6 через дополнительные резисторы 8 на соответствующие входы входного дифференциального каскада 1. Электропитание входного дифференциального. каскада 1 через эмиттерно-базовые переходы составных транзисторов выходного двухтактного каскада 3 позволяют построить усилитель всего из двух каскадов усиления, охваченных общей отрицательной обратной связью, и сделать его симметричным от входа до выхода.
Таким образом, уменьшение количества каскадов в петле отрицательной обратной связи, полная симметричность усиления снижают нелинейные и динамические искажения и упрощают регулировку предлагаемого усилителя; устранение коллекторных резисторов входного дифференциальногокаскада позволяет снизить напряжение источника питания входного дифференциального каскада.
Тираж 862 Подписное
ВНИИПИ Заказ 11702/53 филиал ППП "Патент", г. Ужгород., ул.Проектная, 4
Изобретение относится к технике усиления сигналов звуковой частоты и может быть использовано для усиле ния звука в электроакустических трактах.
Известен усилитель, содержащий 5 входной дифференциальный каскад с симметричным входом и выходом, два промежуточных каскада усиления и выходной мостовой каскад, при этом цепи отрицательной обратной связи 10 соединяют каждый вывод нагрузки через резистор с соответствующим входом входного дифференциального каскада П .
Однако данный усилитель характеризуется повышенными динамическими искажениями.
Наиболее близким к предлагаемому является усилитель, содержащий входной дифференциальный каскад с сим- ° метричным входом и с первым источником питания, один вывод которого соединен .с общей шиной, и выходной двухтактный каскад на составных трай-. зисторах одной структуры с вторым и третьим источниками питания, каждый из которых включен между коллектором составного транзистора данного плеча и эмиттером составного транзистора противоположного плеча, при этом нагрузка включена между эмитте30 рами составных транзисторов, а коллектор каждого транзистора входного дифференциального каскада соединен с базой соответствующего составного транзистора С2 3. 35
Однако известный усилитель характеризуется повышенными нелинейными и динамическими искажениями, Цель изобретения — снижение нелинейных. и динамических искажений. 40
Поставленная цель достигается тем, что в усилителе, содержащем входной дифференциальный каскад с симметричным входом и с первым источником пи тания, один вывод которого соединен 45 с общей шиной, и выходной двухтактный каскад на составных транзисторах одной структуры с вторым и третьим источниками питания, каждый иэ которых включен между коллектоРом составного транзистора данного плеча и эмиттером составного транзистора противоположного плеча, при этом
l нагрузка включена между эмиттерами. составных транзисторов, а коллектор каждого транзистора входного диффе5 ренциального каскада соединен с базой соответствующего составного транзистора, входной дифференциальный каскад и выходной двухтактный кас= кад выполнены на транзисторах разной
s"ñæðóêòóðû, а параллельно нагрузке включен дополнительный резистивный делитель напряжения, средняя точка которого соединена с другим выводом первого источника питания, причем база каждого транзистора входного дифференциального каскада соединена через дополнительный резистор с эмиттером соответствующего составного транзистора.
На чертеже представлена принципиальная электрическая схема предлагаемого усилителя.
Усилитель содержит входной дифференциальный каскад 1 с симметричным входам и с первым источником 2 питания, выходной двухтактный каскад
3 на составных транзисторах одной структуры с вторым 4 и третьим 5 источниками питания нагрузку 6, причем параллельно нагрузке 6 включен дополнительный резистивный делитель 7 напряжения, и дополнительные резисторы 8.
1 !

