Сигнатурный анализатор
1-. СИГНАТУРНЫЙ АНАЛИЗАТОР, содержащий шифратор, формирователь окна измерения, формирователь сигнатур и блок индикации, причем рнформационный вход сигнатурного анализатора соединен с информационным входом--шифратор а, старт-стопный вход сигнатурного анализатора соединен с входом формирователя окна измерения, выход которого соединен с управляющим входом формирователя сигнатур, выходы формирователя сигнатур соединены соответственно с . вxoдa o блока индикации, отличающийся тем, что, С целью упрощения анализатора, шифратор состоит из управляемого элемента НЕ и элемента И-КЕ с открытым коллекторным выходом,выход которого соединен с выходом управляемого элемента НЕ и является выходом шифратора, информационный вход шифратора соединен с первым входом управляемого элемента НЕ и с первым входом элемента И-НЕ с открытым коллекторным выходом, старт-стопный вход сигнатурного анализатора соединен с вторым входом управляемого элемента НЕ и с вторым входом элемента И-НЕ с открытым коллекторным выходом, выход шифратора соединен с информационным входом формирователя сигна-, тур, вход синхронизации сигнатурного анализатора соединен с входом синхронизации формирователя сигнатур .
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК сг9г сггг
ОПИСАНИЕ ИЭОБРЕТ
К ABT0PCH0MV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) . 3488391/18-24 (22) 17.08.82 (46) 07.01.84. Бюл. Р 1 (72) Г.Х.Новик (71) Всесоюзный научно-исследовательский институт электромеханики (53) 681. 32 (088.8) (56) 1. Патент США Р 3976864, кл. 235-153, опублик. 1974.
2. Авторское свидетельство СССР
Р 903898, кл. G 06 F 15/46, 1980 (прототип). (54)(57) 1. СИГНАТУРНЫИ АНАЛИЗАТОР, содержащий шифратор, формирователь окна измерения, формирователь сигнатур и блок индикации, причем информационный вход сигнатурного анализатора соединен с информационным входом-.шифратора, старт-стопный вход сигнатурного анализатора соединен с входом формирователя окна измерения, выход которого соединен с управлякицим входом формирователя сигнатур, выходы формирователя сигнатур соединены соответственно с ,входами блока индикации, о т л и ч а ю шийся тем, что, с целью упрощения анализатора, шифратор состоит иэ управляемого элемента НЕ и элемента И-HE с открытым коллекторным выходом, выход которого соединен с выходом управляемого элемента НЕ и является выходом шифратора, информационный вход шифратора соединен с первым входом управляемого
- элемента HE и с первым входом элемента И-НЕ с открытым коллекторным выходом, старт-стопный вход сигнатурного анализатора соединен с вторым входом управляемого элемента
НЕ и с вторым входом элемента И-НЕ щ с открытым коллекторным выходом, выход шифратора соединен с информационным входом форьмрователя сигнатур, вход синхронизации сигнатурного анализатора соединен с входом синхронизации формирователя сигнатур.
1065857
2 .. Анализатор но п. 1, о т л и ч а ю шийся тем, что управляемый элемент НЕ шифратора выполнен на 0 -p— - II транзисторе, причем база й-p-- 0 транзистора соединена через первый токозадакиций резистор с первым входом управляемого элемента НЕ, эмиттер fl - p-A транзистора соединен
Изобретение относится к автоматике и вычислительной .технике и может быть использовано для контроля дискретных объектов в системах управления.
Известен сигиатурный анализатор, содержащий формирователь временных сигналов, формирователь сигнатур, блок индикации и блок приема информации (Q .
Недостаток укаэанного анализатора — ограниченная область применения, вытеканнцая из искажения регистрируемой информации при контроле третьего состояния выходных сигналов дискретных объектов, Наиболее близким к предлагаемому по технической сущности является сигнатурный анализатор, содержаций формирователь временных сигналов, вход которого подключен к управляющему входу анализатора, а выходк первому управляющему входу формирователя сигнатур, выход которого соединен с входом блока индикации, содержащий также шифратор, триггер, одновибратор, элемент ИЛИ и коммутатор, первый и второй информационные входы которого подключены к соответствующим выходам шифратора, выход — к информационному входу формирователя сигнатур, управляющий вход — к выходу триггера, вход установки в ноль которого соединен с синхровходом анализатора, входом одновибратора и первым входом элемента ИЛИ, второй вход которого подключен к единичному входу триггера и выходу одновибратора, а выход к второму управляющему входу форми" рователя сигнатур, причем информационный вход анализатора соединен с входом шифратора (2) .
Недостатком известного анализатора является его аппаратурная избыточность, вытекающая из необходимости расщепления главного синхросигнала на два и поочередной коммутации выходов шифратора.
Цель изобретения - упроцение налиэатора. через второй токозадающий резистор с базой tl -р-П транзистора и с вторым входом управляемого элемента
НЕ, коллектор и -p -и транзистора соединен с выходом управляемого элемента НЕ и через третий токозадаюций резистор соединен с шиной положительного напряжения питания.
Поставленная цель достигается тем, что в сигнатурном анализаторе, содержацем.шифратор, формирователь окна измерения, формирователь сигнатур н блок индикации, причем информационный вход сигнатурного анализатора соединен с информационным входом шифратора, старт-стопный вход сигнатурного анализатора соединен
1О с входом формирователя окна измерения, выход которого соединен с управляющим входом формирователя сигнатур, выходы формирователя сигнатур соединены соответственно с входами (5,áëîêà индикации, шифратор состоит из управляемого элемента НЕ и элемента И-HE с открытым коллекторным выходом, выход которого соединен с выходом управляемого элемента НЕ
2О и является выходом шифратора, информационный вход шифратора соединен с первым входом управляемого элемента
НЕ и с первым входом элемента И-HE с открытым коллекторным выходом, 25 старт-стопный вход сигнатурного анализатора соединен с вторым входом управляемого элемента НЕ и с вторым входом элемента И-HE с открытым коллекторным выходом, выход шифратора соединен с информационным входом Формирователя сигнатур, вход синхронизации сигнатурного анализатора соединен с входом синхронизации формирователя сигнатур.
Управляеьый элемент НЕ шифратора выполнен на и -p- П транзисторе, причем база и -p- п транзистора соединена через первый токозадаюций резистор с первым входом управляемого элемента НЕ, эмиттер Il -р-.й транзисто4О ра соединен через второй токоэадающий резистор с базой II -р-й транзистора и с вторым входом управляемого элемента НЕ, коллектор П -p-Il транзистора соединен с выходом управ45 ляемого элемента НЕ и через третий токозадаюций резистор соединен с шиной положительного напряжения пи тания.
На Фиг. 1 представлена блок-схе5О ма сигнатурного анализатора; на
1065857 фиг. 2 — временная диаграмма его работы; на фиг. 3 — пример технической реализации формирователя сигнатур.
Сигнатурный анализатор содержит формирователь 1 окна измерения, в качестве которого использован счетный триггер, формирователь 2 сигнатур, блок 3 индикации, информационный вход 4, старт-стопиый вход 5, вход 6 синхронизации, шифратор 7, управляемый элемент HE 8, элемент
И-НЕ 9 с открытым коллекторным выходом,.сумматор 10 по модулю два и регистр 11 сдвига, П -p-l1 транзистора 12 и токозадающие резисторы
13 — 15. устройство работает следующим образом.
Старт-стопный сигнал (фиг. 2 ц) подаваемый на вход 5, формирует окно измерения (фиг. 2б), имеквцее удвоенную длительность по сравнению с длительностью контролируемой двоичной последовательности. B.ïåðâóþ половину окна измерения старт-стопный сигнал имеет состояние логичес- . кого нуля, а во второй половине— состояние .логической единицы. По первому спаду сигнала счетный триггер, выполняющий роль формирователя
1 окна измерения, устанавливается в единицу, подавая сигнап разрешения сдвига на регистр 11 сдвига формирователя 2 сигнатур, а по второму спаду счетный триггер устанавливается в ноль, снимая сигнал разрешения сдвига. Контролируемая двоичная -последовательность дважды за длительность окна измерения поступает на информационный вход 4 сигнатурного анализатора по синхросигиалам на входе 6. В первую половину окна измерения информацию воспринимает управляемый элемент НЕ 8 шифратора
7, интерпретируя ее на своем выходе следующим образом: "0"- "1";
"1" "0". 2 - "1" . При этом неисправности z. состояния интерпретируются так: Z = 0 (Х)-"1", 2
1(Z ) - "0". Неисправность типа не выявляется. Элемент И-НЕ 9 с о открытым коллекторным выходом в первую половину измерительного окна закрыт нулевым значением сигнала старт-стоп. Во второй половине окна измерения, когда сигнал старт-стоп имеет значение логической единицы, управляемый элемент НЕ 8 закрыт, и контролируемая двоичная последова15 тельность воспринимается элементом
И-НЕ 9 с открытым коллекторным выходом, который интерпретирует ее . При этом неисправности Е состояния
gQ интерпретируются следующим образом: 2-= -0(Z 1 "1", Z = 1(ZÄ)-"0".
Неисправность типа Zo выявляется, а неисправность типа 7,1 не выявляется, но она выявляется на первой полови25 не окна измерения. Сигналы с выходов шифратора 7 подаются на вход сумматора 10 по модулю два формирователя 2 сигнатур. На остальные входы сумматора по модулю два подаются сигналы обратных связей регистра 11 сдвига, в результате чего осуществляется сжатие информации. С выходов регистра 11 сдвига полученная сигнатура поступает на блок 3 индикации.
Таким образом, за удвоенное окно измерения происходит двойная регистрация контролируемой последовательности, причем в первой половине окна измерения выявляются неисправности
4О типа К, а во второй — типа Е
При этом устранена аппаратурная избыточность без снижения достовернос. ти обработки информации.
1065857
Составитель 3 моисеенко
Техред С. Легеэа Корректор,A.Tÿñêî
Редактор С.Квятковская
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
Закаэ 11047/50 Тираж 706 Подписное
ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5



