Синхронное адресно-временное устройство коммутации

 

CJJHXPOHHOE АДРЕСНО-ВРЕМЕННОЕ УСТРОЙСТВО КОММУТАЦИИ, содержащее блок уплотнения информационные входы которого подключены к информационным входам устройства, адресные входы - к выходам дешифратора адреса входа, а информационный выход блока уплотнения соединен с информационным входом расширителя, информационные выходы которого подклрочены к информационным выходам устройства , блок памяти, адресные входы которого соединены,с выходами дешифратора адреса, а информационные входы и выходы - с первыми информа- . ционными входами и выходами регистра адреса, вторые информационные; входы регистра адреса подключены к информационным входам /памяти, блок управления, входы и выходы которого соединены соответственно с управляющими входами и выходами устройства, а управляющие выходы - с управляющими входами регистра адреса и счетчика адреса, подключенного входами к |адресным входам устройства, а выходом - к дешифратору адреса, о т л иi чаю.щееся тем, что, с целью упрощения устройства, выходы дешиф (Л С ратора адреса соединены с с1дресными входами расширителя, а вторые информационные выходы регистра адреса подключены к входам дешифратора адреса входа. Сл 00 о ч1 со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11):

»»»

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3494740/18-21 (22) 28.09.82 (46) 30.11.83. .Вюл. У 44 (72) В.А. Авдеев и М.Н. Хатхоху (71) Таганрогский радиотехнический институт им. В.Д. Калмыкова (53) 621.395.345(088.8) (56) 1. Авторское свидетельство СССР .9 563732, кл. H 04 J 3/00, 1975. .2. Авторское свидетельство СССР

Р 794750, кл. Н 04 3 3/00, Н 04 G 3/52, 05.01.79 (прототип). (54)"(57) СЦНХРОННОЕ АДРЕСНО-ВРЕМЕННОЕ УСТРОЙСТВО КОИИУТЗЩИИ, содержащее блок уйлотнения, информационные входы которого подключены к информа-. ционным входам устройства, адресные входы - к выходам дешифратора адреса входа, а информационный выход блока уплотнения соединен с информационным входом расширителя, информационные выходы которого подключены к информационным выходам устройЗСЮ Н 04 J 3/00; Н 03 К 17/00 ства, блок памяти, адресные входы которого соединены,с выходами дешифратора адреса, а информационные входы и выходы — с первыми информа-, ционными входами и выходами регистра адреса, вторые информационные, входы регистра адреса подключенй к информационным входам . памяти, блок управления, входы и выходы которого соединены соответственно с управляющими входами и выходами устройства, а управляющие выходы — с управляющими входами регистра адреса и счетчика адреса, подключенного входами к фадресным входам устройства, а выходом — к дешифратору адреса, о т л ич а ю.щ е е с я тем; что, с целью .ц, Я упрощения устройства, выходы дешифратора адреса соединены с адресными входами расширителя, а вторые информационные выходы регистра апреса подключены к входам дешифратора адре са входа.

1058079

Изобретение относится к технике связи и может использоваться в вычислительных системах с перестраиваемой структурой, а также в электронных автоматизированных телефонных станциях.

Известно устройство для временной коммутации каналов, содержащее первый распределитель, выходы которого подключены к блоку памяти и блоку стробирования, состоящего из Fl ключей, соединенных с информационными входами устрдйства, и общего ключа, выход которого подключен к блоку логических элементов, соединенных с выходами устройства, а другими входами — c выходами второго распределителя, подключенного первым входом к выходу счетчика и входу. общего ключа, вторым входом — к выходу блока управления, подключенного выходами к входам первого распределителя и счетчика, входы которого соединены с выходами блока памяти (1) .

Недостатком устройства является сложность, вызванная матричной организацией устройства временной коммутации.

Известно также устройство для временной коммутации каналов, содержащее блок уплотнения, информационные входы которого подключены к информационным входам устройства, адресные входы — к выходам дешифратора адреса входа, а информационный выход блока уплотнения соединен с информационным входом расширителя, информационные выходы которого подключены к информационным выходам устройства, блок памяти, адресные входы которого соединены с выходами дешифратора адреса, а информационные входы и выходы — с первыми информа-. ционными входами и выходами регистра адреса, вторые информационные входы регистра адреса подключены к информационным входам памяти, блок управления, входы и выходы которого соединены соответственно с управляющими входами и выходами устройства, а управляющие выходы — с управляющими входами регистра адреса и счетчика адреса, подключенного входами к адресным входам устройства, а выходом к дешифратору,адреса f2) .

Недостаток известного устройства — сложность, связанная с наличием дополнительных регистра адреса, счетчика адреса, дешифратора адреса. и большого объема памяти, Цель изобре тения — упрощение устройства.

Поставленная цель достигается тем, что в синхронном адресно-временном устройстве коммутации, содержащем блок уплотнения, информационные входы которого подключены к информационным входам устройства, адресные входы — к выходам дешифратора адреса входа, а информационный выход блока уплотнения соединен с информационным входом расширителя, информационные выходы которого подключены к информационным выходам устройства, блок памяти, адресные входы которого соединены с выходами дешифратора адреса, а информационные входы и выходы — с первыми информа10 ционными входами и выходами регистра адреса„ вторые информационные входы регистра адреса подключены к информационным входам памяти, блок управления, входы и выходы которого

15 соединены соответственно с управляющими входами и выходами устройства, а управляющие выходы — с управляющими входами регистра адреса и счетчика адреса, подключенного входами к адресным входам устройства, а выходом — к дешифратору адреса, выходы дешифратора адреса соединены с адресными входами расширителя, а вторые информационные выхоI р5 ды регистра адреса подключены к входам дешифратора адреса входа.

На чертеже представлена структурная схема синхронного адресно-временного устройства коммутации.

Устройство содержит блок 1 уплотнения, информационные входы которого подключены- к информационным входам 2.1-2,l1l устройства, адресные входы — к выходам дешифратора 3 адреса входа, а информационный выход блока 1 уплотнения соединен с информационными входами расширителя 4, информационные выходы которого подключены к информационным выходам

5 ° 1-5.щ устройства, а адресные входы расширителя 4 — к выходам дешифратора 6 адреса, входы которого соединены с выходами счетчика 7 адреса, подключенного входами к адресным входам

8 устройства, блок 9 памяти, адресные входы которого подключены к выходам дешифратора 6 адреса, а информационные входы и выходы — к первым информационным входам и выходам регистра 10 адреса, подключенного вторыми информационными входами к информационным входам 11 памяти, а . вторыми информационными выходами к входам дешифратора 3 адреса входа, блок 12 управления, вход и выход которого соединены соответственно с управляющими входом 13 и выходом 14 устройства, а управляющие выходы — c управляющими входами регистра 10 адреса и счетчика 7 адреса. Блок 1 уплотнения содержит логические элементы 15.1-15.m и элемент ИЛИ 16, а расширитель 4 — логические элементы l7,1-17.п!. Счетчик 7 адреса н дешифратор 6 адреса образуют адресный блок 18, 1058079

Составитель С. Куст

Редактор А. Курах Техред М.Костик Корректор А, Зимокосов

Заказ 9602/58 Тираж 677 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Рауыская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4

Устройство работает следующим образом.

По информационным входам 11 памяти через регистр 10 адреса в ячейки блока 9 памяти вводят программу коммутации, которая представляет собой последовательность адресов информационных входов 2.1-2.In. Выбор требуемых ячеек памяти блока 9 осуществляется деыифратором 6 адреса в соответствии с адресом, вводиьым в 10 счетчик 7 адреса через адресные входы 8 устройства, или полученным путем увеличения на единицу содержимого счетчика 7 адреса сигналом из блока 12 управления. 15

Расйределение информации, поступающей на входы 2.1-2.Л) устройства, на выходах 5 ° 1-5.Ф устройства происходит в соответствии с программой коммутации. В этом режиме в счетчик

7 адреса по.адресному входу 8 устройства записывается начальный адрес, который определяет информационный выход и соответствующую ему ячейку в блоке .9 памяти, хранящую адрес входа, с которым должен быть соединен выбранный выход. Затем производится с постоянным тактом:считывание адресов информационных входов программы коммутации из блока 9 памяти путем организации естественной адресации его ячеек памяти счетчиком 7 адреса по сигналам блока 12 управления. .Технический эффект от использования предлагаемого устройства заключается в его упрощении за счет сокращения емкости памяти блока 9 до величины М=абф в; где III — число коммутируемых цепей.

Синхронное адресно-временное устройство коммутации Синхронное адресно-временное устройство коммутации Синхронное адресно-временное устройство коммутации 

 

Похожие патенты:
Наверх