Аналого-цифровой преобразователь

 

Полезная модель относится к области цифровой техники, в частности к устройствам преобразования аналогового напряжения в цифровой код.

Техническим результатом является повышение точности аналого-цифрового преобразования быстропротекающих процессов, а так же упрощение устройства или повышение быстродействия.

Устройство содержит М (М<2m) схем сравнения, М цифро-аналоговых преобразователей, триггер, генератор тактовых импульсов, регистр, формирователь кодов, схему выборки-хранения, блок определения знака и инвертирования отрицательных напряжений. 5 ил., 1 табл.2 П. ф-лы.

Область техники, к которой относится полезная модель

Полезная модель относится к области цифровой техники, в частности к устройствам преобразования аналогового напряжения в цифровой код.

Уровень техники

Известен аналого-цифровой преобразователь (АЦП) считывания на m разрядов, содержащий делитель опорного напряжения, входы которого являются соответственно первым и вторым входами устройства и предназначены для подключения опорного напряжения, 2m стробируемых компараторов напряжения, первые входы которых объединены и являются третьим входом устройства, предназначенным для подачи входного преобразуемого напряжения, вторые входы компараторов напряжения подключены к соответствующим выходам делителя напряжения, а выходы соединены с информационными входами дешифратора, выходы которого подключены к первым входам соответствующих элементов исключающее или, второй вход первого элемента исключающее или является первым входом управления выходным кодом, вторые входы остальных схем исключающее или объединены и являются вторым входом управления выходным кодом, выходы элементов исключающее или подключены к информационным входам регистра, выходы которого являются выходами устройства, стробирующие входы компараторов напряжения, дешифратора и регистра объединены и являются входом синхронизации работы устройства (Федорков Б.Г., Телец В.А. Микросхемы ЦАП и АЦП: функционирование, параметры, применение, - М.: Энергоатомиздат, 1990. - С.151, рис.3.17).

Недостатком устройства является значительная сложность, т.к. для

построения m-разрядного АЦП требуется 2 m компараторов и делитель напряжения, содержащий такое же количество одинаковых сопротивлений, а так же низкая точность аналого-цифрового преобразования быстропротекающих процессов.

Наиболее близким по технической сущности и достигаемому положительному эффекту и принятый авторами за прототип, является аналого-цифровой преобразователь на m разрядов, содержащий М (М<2 m) схем сравнения, М цифро-аналоговых преобразователей, триггер, генератор тактовых импульсов, формирователь кодов, регистр, выходы цифро-аналоговых преобразователей подключены к первым информационным входам соответствующих схем сравнения, на вторые информационные входы которых подается входное преобразуемое напряжение, а выходы соединены с первыми входами формирователя кодов, первая группа выходов которого является первыми выходами устройства и подключены к первой группе информационных входов регистра, остальные группы выходов формирователя кодов соединены с соответствующими группами информационных входов регистра, первый вход триггера является вторым входом устройства, выход триггера, являющийся вторым выходом устройства, подключен ко второму управляющему входу регистра и управляющему входу генератора импульсов, выход которого соединен со стробирующими входами схем сравнения и первым управляющим входом регистра, первая группа выходов которого соединена с входами первого цифро-аналогового преобразователя и вторыми входами формирователя кодов, остальные группы выходов подключены к входам соответствующих цифро-аналоговых преобразователей, последний выход формирователя кодов подключен ко второму входу триггера. (Патент RU 2187885, Н 03 М 1/26, 21.02.2001 г.)

Недостатком устройства является значительная сложность, а так же низкая точность аналого-цифрового преобразования быстропротекающих процессов.

Раскрытие полезной модели

Технический результат, который может быть достигнут с помощью предлагаемой полезной модели, сводится к повышению точности аналого-цифрового преобразования быстропротекающих процессов, а так же упрощению устройства или повышению быстродействия.

Технический результат достигается тем, что в известный аналого-цифровой преобразователь, содержащий М (М<2m) схем сравнения, М цифро-аналоговых преобразователей, триггер, генератор тактовых импульсов, формирователь кодов, регистр, выходы цифро-аналоговых преобразователей подключены к первым информационным входам соответствующих схем сравнения, на вторые информационные входы которых подается входное преобразуемое напряжение, а выходы соединены с первыми входами формирователя кодов, первая группа выходов которого является третьими выходами устройства (кода модуля уровня входного напряжения), подключенными к первой группе информационных входов регистра, остальные группы выходов формирователя кодов соединены с соответствующими группами информационных входов регистра, первый вход триггера является первым входом устройства (входом управления (запуска)), выход триггера, являющийся первым выходом устройства (выходом управления), подключен ко второму управляющему входу регистра и управляющему входу генератора тактовых импульсов, выход которого соединен с стробирующими входами схем сравнения и первым управляющим входом регистра, первая группа выходов которого соединена со вторыми входами формирователя кодов, последний выход которого подключен ко второму входу триггера, введены схема выборки-хранения напряжения, блок определения знака и инвертирования отрицательных напряжений, причем вход схемы выборки-хранения подключен ко второму (аналоговому) входу устройства, а вход управления - к первому входу (управления) устройства, выход схемы выборки-хранения подключен ко входу блока определения знака и инвертирования отрицательных напряжений, первый выход которого

служит вторым выходом (знакового разряда) устройства, а второй выход подключен к группе вторых информационных входов схем сравнения.

Блок определения знака и инвертирования отрицательных напряжений содержит два аналоговых ключа, инвертирующий усилитель постоянного тока, компаратор напряжения, инвертор; вход блока определения знака и инвертирования отрицательных напряжений соединен с входами второго аналогового ключа, инвертирующего усилителя постоянного тока и неинвертирующим входом компаратора напряжения, выход последнего подключен к входу инвертора, входу управления второго аналогового ключа и первому выходу блока определения знака и инвертирования отрицательных напряжений; выход инвертирующего усилителя постоянного тока соединен со входом первого аналогового ключа, выход которого, вместе с выходом второго аналогового ключа образуют второй выход блока определения знака и инвертирования отрицательных напряжений.

Краткое описание чертежей

На фиг.1 приведена структурная схема устройства АЦП.

На фиг.2 приведена структурная схема блока определения знака и инвертирования отрицательных напряжений.

На фиг.3 приведены временные диаграммы, поясняющие работу устройства.

На фиг.4, 5 приведены алгоритмы подбора кода, поясняющие работу устройства при М=2 и М=4 соотвественно.

В таблице 1 приведены рабочие коды.

Осуществление полезной модели

Аналого-цифровой преобразователь содержит М цифро-аналоговых преобразователей (ЦАП) 1, выходы которых соединены с первыми информационными входами соответствующих М (М<2 m) схем сравнения (СС) 2; управляющие входы цифро-аналоговых преобразователей 1

соединены с соответствующими группами выходов регистра 3, выходы схем сравнения 2 соединены с первыми входами формирователя кодов (ФК) 4, первая группа выходов которого является третьими выходами устройства (кода модуля уровня входного напряжения), подключенными к первой группе информационных входов регистра 3, остальные группы выходов формирователя кодов 4 соединены с соответствующими группами информационных входов регистра 3; первый вход устройства (вход управления (запуска)) соединен с первым входом триггера 5, выход которого является первым выходом устройства (выходом управления) и подключен ко второму управляющему входу регистра 3 и управляющему входу генератора тактовых импульсов (ГТИ) 6, выход которого соединен с стробирующими входами схем сравнения 2 и первым управляющим входом регистра 3, первая группа выходов которого соединена с вторыми входами ФК 4, последний выход которого подключен ко второму входу триггера 5; второй (аналоговый) вход устройства соединен с первым входом схемы выборки-хранения (СВХ) 7, ко второму входу которой подключен второй вход (управления) устройства, выход СВХ 7 подключен ко входу блока определения знака и инвертирования отрицательных напряжений (БОЗ И ИОН) 8, первый выход которого служит вторым выходом (знакового разряда) устройства, а второй выход подключен к группе вторых информационных входов схем сравнения 2.

Вход блока определения знака и инвертирования отрицательных напряжений 8 соединен с входами второго аналогового ключа (АК) 9, инвертирующего усилителя постоянного тока (ИУПТ) 10 и неинвертирующим входом компаратора напряжения (КН) 11, выход последнего подключен к входу инвертора 12, входу управления второго аналогового ключа АК 9 и первому выходу БОЗ И ИОН 8; выход ИУПТ 10 соединен со входом первого аналогового ключа АК 13, выход которого, вместе с выходом второго АК 9 образуют второй выход БОЗ И ИОН 8.

ЦАП 1 предназначен для преобразования цифрового кода, подаваемого

на его вход, в соответствующий уровень выходного аналогового напряжения.

Стробируемая СС 2 предназначена для сравнения напряжения, поступающего с выхода соответствующего ЦАП 1 - U ЦАП, с преобразуемым напряжением, поступающим с выхода БОЗ И ИОН 8 - UБОЗ . Если UВХ>UБОЗ , на выходе СС 2 появится сигнал, соответствующий логической единице, в противном случае - логическому нулю. СС 2 стробируются передним фронтом импульсов с ГТИ 6, что позволяет обеспечить более надежную работу устройства.

Регистр 3 предназначен для запоминания текущих кодов, поступающих с выхода формирователя кодов 4, в процессе подбора выходного кода.

ГТИ 6 предназначен для синхронизации работы устройства. По переднему фронту импульсов, поступающих с генератора тактовых импульсов 6, происходит фиксация состояния СС 2, по заднему фронту происходит запись в регистр 3 кодов с выходов ФК 4.

Триггер 5 предназначен для фиксации начала процесса преобразования и его окончания. При подаче на его первый вход (вход управления устройства) сигнала "Пуск", триггер 5 устанавливается в единичное состояние и начинается процесс преобразования. При появлении сигнала логической единицы на последнем выходе ФК 4, триггер 5 устанавливается в нулевое состояние и процесс преобразования заканчивается.

ФК 4 предназначен для реализации процесса подбора кода в процессе преобразования. Рассмотрим процесс подбора кода на одном частном примере. Пусть разрядность АЦП равна четырем, и АЦП содержит два ЦАП 1 и две СС 2 (М=2). Процесс подбора кода можно изобразить в виде графа, изображенного на фиг.4. В соответствии с фиг.4 первоначально на адресных входах первого ЦАП 1 (верхнего по схеме на фиг.1) устанавливается код числа 9, а на адресных входах второго ЦАП 1 (нижнего по схеме на фиг.1) устанавливается код числа 6 (верхняя корневая вершина). На первых информационных входах СС 2 установятся напряжения, соответствующие кодам чисел 6 и 9. Обозначим через UЦАП.1 напряжение на выходе первого

ЦАП 1 и через UЦАП.2 - напряжение на выходе второго ЦАП 1. На выходах СС 2 при этом, в зависимости от входного напряжения, возможны три комбинации:

00 - когда выходное напряжение БОЗ И ИОН 8 U БОЗ меньше напряжения, поступающего как с первого, так и второго ЦАП 1 (UБОЗ<U ЦАП.1 и UБОЗ<U ЦАП.2);

10 - когда выходное напряжение БОЗ И ИОН 8 UБОЗ больше напряжения, поступающего со второго ЦАП 1, но меньше напряжения, поступающего с первого ЦАП 1 (UБОЗ<UЦАП.1 и UБОЗ>UЦАП.2 );

11 - когда выходное напряжение БОЗ И ИОН 8 U БОЗ больше напряжения, поступающего как с первого, так и второго ЦАП 1.

Далее в зависимости от значения кодов на выходе СС 2 происходит переход по соответствующей дуге графа. Например, при коде 00 происходит переход к вершине 2-5, и соответственно на входах ЦАП 1 должны быть установлены коды числа 2 (нижний ЦАП) и числа 5 (верхний ЦАП). Процесс подбора кода прекращается по достижении висячей вершины. В качестве выходного кода, соответствующего входному напряжению UВХ, берется код, указанный на фиг.4 в прямоугольниках.

В таблице 1 показано, каким образом ФК 4 должен преобразовывать коды, поступающие на его входы.

Таблица 1
№ п/пКод на входе ФК 4 Код на выходе ФК 4
1-е выходы2-е выходы
Выход 2-й СС2Выход 1-й СС2 Первые выходы регистра 3Первые выходыВторые выходыПоследний выход
1000 960
21 009 60
311 096 0

40 095 20
510 987 0
6119 13100
70 051 00
810 543 0
9115 551
100 042 21
1110 433 1
12114 441
130 010 01
1410 100 1
15111 111
160 086 61
1710 877 1
18118 881
190 0139 91
2010 131211 0
211113 15140
220 01210 101
2310 121111 1
241112 12121
250 01513 131
2610 151414 1
271115 15151

Для примера рассмотрим 4, 5, 6 строки таблицы. В 4-м столбце таблицы везде стоит цифра 9. Это означает, что на первых выходах регистра 3, которые подключены ко вторым входам ФК 4, установлен код, соответствующий цифре 9. При этом, если на выходе 1-й и 2-й СС 2 будут нули (4-я строка таблицы), то на первых выходах ФК 4 установится код, соответствующий числу 5 (4-я строка, 5-й столбец таблицы), а на вторых выходах установится код, соответствующий числу 2 (4-я строка, 6-й столбец таблицы). То есть организуется переход от вершины 6-9 к вершине 2-5 по дуге 00 (фиг.4). В последнем столбце 4-й строки (соответствующей значению сигнала на последнем выходе ФК 4) в данном случае стоит ноль, что указывает, что висячая вершина не достигнута и процесс преобразования должен быть продолжен.

СВХ 7 предназначена для выборки и хранения мгновенных значений уровня напряжения входного аналогового сигнала. При этом уровень напряжения на выходе схемы остается неизменным в течении всего цикла аналого-цифрового преобразования выбранного отсчета.

БОЗ И ИОН 8 призван определить знак (полярность) уровня напряжения входного сигнала и ретранслировать сигнал далее с единичным коэффициентом передачи, а в случае отрицательной полярности подвергнуть транслируемый сигнал инверсии.

БОЗ И ИОН 8 работает следующим образом.

КН 11, в зависимости от полярности входного сигнала, формирует положительный или отрицательный порог, играющий роль знакового разряда (логической единицы или нуля, поступающих на первый выход БОЗ И ИОН 8, и поступающих в последствии на второй выход (выход знакового разряда) устройства, а так же управляющего воздействия, поступающего на АК 13 через инвертор 12 и АК 9 непосредственно, то есть состояния АК 13 и АК 9 взаимообратны.

В случае поступления на вход БОЗ И ИОН 8 сигнала положительной полярности:

- КН 11 формирует положительный потенциал;

- на первый выход БОЗ И ИОН 8 поступает сигнал с уровнем логической единицы;

- АК 9 переводится в открытое состояние, АК 13 - закрытое;

- входной сигнал транслируется на второй выход БОЗ И ИОН 8.

В случае поступления на вход БОЗ И ИОН 8 сигнала отрицательной полярности:

- КН 11 формирует отрицательный потенциал;

- на первый выход БОЗ И ИОН 8 поступает сигнал с уровнем логического нуля;

- АК 9 переводится в закрытое состояние, АК 13 - открытое;

- входной сигнал, инвертированный ИУПТ 10 транслируется на второй выход БОЗ И ИОН 8.

Таким образом, БОЗ И ИОН 8 фактически формирует знак и модуль транслируемого сигнала.

АЦП работает следующим образом. (Рассмотрим алгоритм работы устройства при выполнении процедуры подбора кода в соответствии с фиг.4 для следующего конкретного случая. Разрядность АЦП - m=4. Устройство содержит два ЦАП 1 и две СС 2 (М=2). Максимальное напряжение на выходе ЦАП 1 равно +10 В. Для четырех разрядного однополярного АЦП в этом случае ступень квантования равна U=10 В/24=10 В/16=0,625 В. Это означает, что при подаче на вход ЦАП 1 кода, соответствующего, например, числу 9, на выходе этого ЦАП 1 появится напряжение U ЦАП=9·0,625=5,625 В. Пусть на вход АЦП подан сигнал, описывающий быстропротекающий процесс, уровень напряжения зафиксированный СВХ UВХ=3,2 В.)

На аналоговый вход устройства поступает измеряемый сигнал (UВХ ), фиг.3.а.

На вход управления устройства поступает импульс запуска («Пуск») длительностью t0÷t 1 (фиг.3.б).

Поступление импульса «Пуск» обеспечивает:

- запоминание уровня входного сигнала UВХ СВХ 7;

- перевод триггера 5 в единичное состояние (фиг.3.в).

Одновременно с этим, БОЗ И ИОН 8 приступает к анализу уровня, запоминаемого СВХ 7. К моменту времени t1 (фиг.3.б) СВХ 7 завершает процесс запоминания. В общем случае, интервал t0÷t1 (фиг.3.б) исчисляется единицами нс. (В АЦП AD9059 апертурное время составляет 2,7 нс. (http://www.gaw.ru/pdf/AD/adc/ad9059.pdf), время выборки встроенной схемы выборки-хранения составляет 1 нс. (www.compitech.ru/html.cgi/arhiB/00_01/stat_34. htm)).

К моменту времени t2 (фиг.3.г) напряжение на первом (сигнал знака полярности отсчета входного сигнала) и втором (напряжение модуля уровня входного сигнала) выходах БОЗ И ИОН 8 стабилизируется. В общем случае, интервал t 1÷t2 (фиг.3.г) исчисляется долями нс. Он определяется прежде всего задержкой, создаваемой ИУПТ 10 (причем, именно временем дополнительного нарастания переходной характеристики ИУПТ 10 с момента t1 до момента t2), (например, сверхскоростной усилитель AD8009 характеризуется скоростью нарастания выходного сигнала 5500 В/мкс, THS3001-6500 В/мкс. (Г.Волович. Широкополосные интегральные усилители. htttp://www.PLATAN.ru/shem/pdf/str27-1sx.pdf)), так как быстродействие современных компараторов сравнимо с быстродействием СВХ и к моменту времени t2 AK 13 и 9 уже находятся в заданном состоянии. Иначе говоря, задержка, вносимая БОЗ И ИОН 8 пренебрежимо мала.

При переходе триггера 5 в единичное состояние, момент t0 (фиг.3.в) на его выходе появляется уровень, соответствующий логической единице. При поступлении переднего фронта перепада напряжения с выхода триггера 5 на первый управляющий вход (вход обнуления) регистра 3, он установится в нулевое состояние. При этом, учитывая типовую структуру регистра 3 и стандартизованное быстродействие, задержка установления в нулевое состояние регистра 3 будет не менее интервала t1÷t 0 (фиг.3.д). На первой группе выходов регистра 3 установится код нуля, который поступит на вторые входы ФК 4. Согласно таблице (строки 1-3), независимо от кода на выходе СС 2, на первой группе выходов ФК 4 появится код числа 9 (строки 1-3, столбец 5 табл.1), а на второй группе выходов - код числа 6 (строки 1-3, столбец 6 таблицы).

При этом, учитывая типовую структуру ФК 4 и его стандартизованное быстродействие, задержка установления кода числа 9(6) будет гарантированно больше интервала t 2÷t1 (фиг.3.д).

После перехода триггера 5 в единичное состояние, уровень логической единицы с его выхода поступает также на управляющий вход ГТИ 6, и с его выхода начинают поступать импульсы на второй управляющий вход (вход записи) регистра 3. В регистр 3 по заднему фронту первого импульса с генератора тактовых импульсов 6 по первой группе входов будет записан код числа 9, а по второй группе входов - код числа 6. Это соответствует корневой вершине 6-9 графа на фиг.4. Код числа 9 с первых выходов регистра 3 поступит на входы первого ЦАП 1 (верхнего по схеме) и на его выходе появится напряжение UЦАП.1=9·0,625=5,625 В. Со вторых выходов регистра 3 на входы второго ЦАП 1 (нижнего по схеме) поступит код числа 6 и на его выходе появится напряжение U ЦАП.2=6·0,625=3,75 В. С помощью СС 2 производится сравнение напряжений, поступающих с выходов соответствующих ЦАП 1 с входным напряжением UВХ=3,2 В, поступающего с выхода БОЗ И ИОН 8.

При этом следует отметить, учитывая типовые структуры триггера 5, регистра 3, ФК 4, ЦАП 1 и их стандартизованное быстродействие, задержка подачи напряжения с выхода ЦАП 1 на СС 2 будет гарантированно больше интервала t2 ÷t0 (фиг.3.д) установления напряжения на выходе БОЗ И ИОН 8.

С приходом следующего импульса с ГТИ 6 на стробирующие входы СС 2, по переднему фронту этого импульса производится фиксация результатов сравнения. В данном случае входное напряжение (выходное напряжение БОЗ И ИОН 8) меньше напряжения на выходе и первого и второго ЦАП 1, и на выходе СС 2 установится уровень логического нуля.

Итак, на первых входах ФК 4 установится комбинация 00, а на вторых выходах - код числа 9 (с первой группы выходов регистра 3). В соответствии с таблицей (строка 4) после этого на первых выходах ФК 4 установится код числа 5 (строка 4, столбец 5 таблицы), а на вторых выходах - код числа 2 (строка 4, столбец 6 таблицы). На фиг.4 это соответствует переходу из вершины 6-9 в вершину 2-5 по условию 00. По заднему фронту второго импульса с ГТИ 6 коды чисел 2 (двоичный код 0010) и 5 (двоичный код 0101) будут записаны в соответствующие разряды регистра 3, которые в дальнейшем поступят на входы соответствующих ЦАП 1. На выходе первого ЦАП 1 (верхнего по схеме) появится напряжение UЦАП.1=5·0,625=3,125 В, а на выходе второго ЦАП 1 (нижнего по схеме) появится напряжение U ЦАП.2=2·0,625=1,25 В. В данном случае имеем U ВХ(БОЗ)>UЦАП.1 и U ВХ(БОЗ)>UЦАП.2. Следовательно, на выходе СС 2 будет комбинация 11. Учитывая, что на вторых входах ФК 4 установлен код числа 5, то на первых выходах ФК 4 появится код числа 5 (строка 9 таблицы). При этом на последнем выходе ФК 4 установится уровень, соответствующий логической единице (строка 9, столбец 7 таблицы). Этот сигнал поступит на второй вход триггера 5 и установит его в нулевое состояние. На выходе триггера установится уровень, соответствующий логическому нулю, который выключит ГТИ 6. Процесс преобразования напряжения, поступающего со второго выхода БОЗ И ИОН 8 в код на этом закончится.

На выход устройства поступит результат преобразования:

- с выхода триггера 5 - высокий потенциал, сигнализирующий о конце преобразования;

- с первого выхода БОЗ И ИОН 8 - код знака полярности входного аналогового сигнала;

- с первых выходов ФК 4 - код числа 6 (код уровня модуля напряжения входного сигнала);

Иными словами, в момент t 4 (момент поступления на выход управления устройства сигнала «Конец преобразования»), фиг.3.в, на выходе устройства формируется m-разрядный код. Старший разряд которого несет информацию о полярности входного сигнала, остальные (m-1) разрядов являются кодом уровня модуля напряжения входного сигнала.

Увеличивая количество ЦАП 1 и СС 2, можно повысить быстродействие устройства. На фиг.5 в виде графа показан алгоритм подбора кода для АЦП, содержащего четыре ЦАП 1 и четыре СС 1. В этом случае коды 6, 7, 8 могут быть получены в течение одного такта работы устройства, коды 2, 3, 4, 5, 9, 10, 11, 12 за два такта, и коды 0, 1, 13, 14, 15 за три такта работы устройства.

Введение СВХ 7 и БОЗ И ИОН 8 не вносит дополнительной задержки в процесс подбора кода, то есть не снижает быстродействия АЦП, а более того их использование способствует упрощению устройства или повышению его быстродействия при одновременном повышении точности аналого-цифрового преобразования быстропротекающих процессов.

Последнее обусловлено тем, что в предлагаемом устройстве, в отличие от прототипа, удалось избежать методических погрешностей преобразования, а именно благодаря введению в состав устройства схемы выборки-хранения удалось избежать изменения уровня напряжения входного сигнала в ходе преобразования быстропротекающих процессов, а значит, удалось достичь повышения точности аналого-цифрового преобразования быстропротекающих процессов.

Введение в состав устройства БОЗ И ИОН 8, в случае аналого-цифровой обработки двухполярных сигналов:

а) с сохранением заданного числа ЦАП 1, СС 2 и точности преобразования, приводит к сокращению интервала времени подбора кода (интервала t3 ÷t4 (фиг.3.д) как минимум, на один такт, так как разрядность АЦП может быть снижена с m до (m-1), а это приводит к повышению быстродействия АЦП;

б) с сохранением заданного быстродействия и точности, приводит к возможности сокращения числа ЦАП 1 и СС 2, так как разрядность АЦП может быть снижена с m до (m-1), то есть имеет место упрощение устройства.

В любом случае, введение в состав устройства БОЗ И ИОН 8, при аналого-цифровой обработке двухполярных сигналов, приводит:

а) к увеличению разрядности АЦП на один разряд (старший разряд кода, несущий информацию о полярности входного сигнала, формирует БОЗ И ИОН 8);

б) к возможности пересчета динамического диапазона входных сигналов и шага квантования СС 2 (увеличению их в два раза), что способствует существенному увеличению точности аналого-цифрового преобразования входных сигналов в связи с повышением помехоустойчивости СС 2;

в) упрощению АЦП, ввиду возможности снижения разрядности ЦАП 1 с m до (m-1).

То есть имеет место как повышение точности аналого-цифрового преобразования, прежде всего, быстропротекающих процессов, так и упрощение устройства или повышение быстродействия.

1. Аналого-цифровой преобразователь, содержащий М (М<2 m) схем сравнения, М цифроаналоговых преобразователей, триггер, генератор тактовых импульсов, формирователь кодов, регистр, выходы цифроаналоговых преобразователей подключены к первым информационным входам соответствующих схем сравнения, на вторые информационные входы которых подается входное преобразуемое напряжение, а выходы соединены с первыми входами формирователя кодов, первая группа выходов которого является третьими выходами устройства (кода модуля уровня входного напряжения) подключенными к первой группе информационных входов регистра, остальные группы выходов формирователя кодов соединены с соответствующими группами информационных входов регистра, первый вход триггера является первым входом устройства (входом управления (запуска)), выход триггера, являющийся первым выходом устройства (выходом управления), подключен ко второму управляющему входу регистра и управляющему входу генератора тактовых импульсов, выход которого соединен с стробирующими входами схем сравнения и первым управляющим входом регистра, первая группа выходов которого соединена со вторыми входами формирователя кодов, последний выход которого подключен ко второму входу триггера, отличающийся тем, что в устройство введены схема выборки-хранения напряжения, блок определения знака и инвертирования отрицательных напряжений, причем вход схемы выборки-хранения напряжения подключен ко второму (аналоговому) входу устройства, а вход управления - к первому входу (управления) устройства, выход схемы выборки-хранения напряжения подключен ко входу блока определения знака и инвертирования отрицательных напряжений, первый выход которого служит вторым выходом (знакового разряда) устройства, а второй выход подключен к группе вторых информационных входов схем сравнения.

2. Аналого-цифровой преобразователь по п.1, отличающийся тем, что блок определения знака и инвертирования отрицательных напряжений содержит два аналоговых ключа, инвертирующий усилитель постоянного тока, компаратор, инвертор, вход блока определения знака и инвертирования отрицательных напряжений соединен с входами второго аналогового ключа, инвертирующего усилителя постоянного тока и неинвертирующим входом компаратора, выход последнего подключен к входу инвертора, входу управления второго аналогового ключа и первому выходу блока определения знака и инвертирования отрицательных напряжений, выход инвертирующего усилителя постоянного тока соединен со входом первого аналогового ключа, выход которого вместе с выходом второго аналогового ключа образуют второй выход блока определения знака и инвертирования отрицательных напряжений.



 

Наверх