Корабельная управляющая система

 

Корабельная управляющая система, содержащая первый процессор, второй процессор, третий процессор, четвертый процессор, первую внутреннюю интерфейсную магистраль, вторую внутреннюю интерфейсную магистраль, третью внутреннюю интерфейсную магистраль, четвертую внутреннюю интерфейсную магистраль, блок клавиатуры, первый дисплей, пятый процессор, шестой процессор, пятую внутреннюю интерфейсную магистраль, шестую внутреннюю интерфейсную магистраль, координатно-указательное устройство, первый блок связи с сетевой интерфейсной магистралью межпроцессорного обмена, второй блок связи с сетевой интерфейсной магистралью межпроцессорного обмена, третий блок связи с сетевой интерфейсной магистралью межпроцессорного обмена, первый блок дискретного ввода-вывода, второй блок дискретного ввода-вывода, третий блок дискретного ввода-вывода, четвертый блок дискретного ввода-вывода, первый блок перепрограммируемого запоминающего устройства (ППЗУ), второй блок ППЗУ, третий блок ППЗУ, блок ключей блокировки цепей старта, блок ключей блокировки цепей старта объектов индивидуального наведения (ОИН) левого борта, блок ключей блокировки цепей старта ОИН правого борта, блок ключей блокировки цепей старта объектов группового наведения (ОГН) левого борта, пульт резервного способа стрельбы ОИН левого борта, пульт резервного способа стрельбы ОИН правого борта, пульт резервного способа стрельбы ОГН левого борта, первый блок ввода данных от корабельных систем, второй блок ввода данных от корабельных систем, третий блок ввода данных от корабельных систем, четвертый блок ввода данных от корабельных систем, пятый блок ввода данных от корабельных систем, блок управления последовательными радиальными каналами связи, первый последовательный радиальный канал связи, второй последовательный радиальный канал связи, третий последовательный радиальный канал связи, первый блок цифроаналоговых преобразователей, второй блок цифроаналоговых преобразователей, третий блок цифроаналоговых преобразователей, первый блок преобразователей фаза-код, второй блок преобразователей фаза-код, третий блок преобразователей фаза-код, первый блок устройств аналогового ввода-вывода, второй блок устройств аналогового ввода-вывода, третий блок устройств аналогового ввода-вывода, первый блок следящих устройств, второй блок следящих устройств, первый блок управления шаговыми двигателями, сетевую интерфейсную магистраль межпроцессорного обмена, четвертый блок ППЗУ, демультиплексор интерфейсов клавиатуры и координатно-указательного устройства, сенсорный дисплей, седьмой процессор, блок видеоусилителей, второй дисплей, блок аварийного выброса ОГН левого борта, коммутатор сети межпроцессорного обмена, восьмой процессор, седьмую внутреннюю интерфейсную магистраль, восьмую внутреннюю интерфейсную магистраль, четвертый последовательный радиальный канал связи, четвертый блок связи с сетевой интерфейсной магистралью межпроцессорного обмена, четвертый блок цифроаналоговых преобразователей, четвертый блок преобразователей фаза-код, девятый процессор, пятый блок дискретного ввода-вывода, второй блок управления шаговыми двигателями, четвертый блок устройств аналогового ввода-вывода, блок ключей блокировки цепей старта ОГН правого борта, пульт резервного способа стрельбы ОГН правого борта, блок аварийного выброса ОГН правого борта, девятую внутреннюю интерфейсную магистраль, шестой блок дискретного ввода-вывода, блок связи с картографическим сервером, при этом интерфейсные входы-выходы первого процессора и первого блока дискретного ввода-вывода соединены между собой посредством первой внутренней интерфейсной магистрали, интерфейсные входы-выходы второго процессора, первого, второго и третьего блоков ввода данных от корабельных систем соединены между собой посредством второй внутренней интерфейсной магистрали, интерфейсные входы-выходы третьего процессора, четвертого и пятого блоков ввода данных от корабельных систем, блока управления последовательными радиальными каналами связи соединены между собой посредством третьей внутренней интерфейсной магистрали, интерфейсные входы-выходы первого блока связи с сетевой интерфейсной магистралью межпроцессорного обмена, первого блока цифроаналоговых преобразователей, первого блока преобразователей фаза-код, четвертого процессора, второго блока дискретного ввода-вывода, первого блока ППЗУ соединены между собой посредством четвертой внутренней интерфейсной магистрали, интерфейсные входы-выходы второго блока связи с сетевой интерфейсной магистралью межпроцессорного обмена, второго блока цифроаналоговых преобразователей, второго блока преобразователей фаза-код, пятого процессора, третьего блока дискретного ввода-вывода, второго блока ППЗУ соединены между собой посредством пятой внутренней интерфейсной магистрали, интерфейсные входы-выходы третьего блока связи с сетевой интерфейсной магистралью межпроцессорного обмена, третьего блока цифроаналоговых преобразователей, третьего блока преобразователей фаза-код, шестого процессора, четвертого блока дискретного ввода-вывода, третьего блока ППЗУ, первого блока управления шаговыми двигателями соединены между собой посредством шестой внутренней интерфейсной магистрали, интерфейсные входы-выходы четвертого блока связи с сетевой интерфейсной магистралью межпроцессорного обмена, четвертого блока цифроаналоговых преобразователей, четвертого блока преобразователей фаза-код, девятого процессора, пятого блока дискретного ввода-вывода, четвертого блока ППЗУ, второго блока управления шаговыми двигателями соединены между собой посредством девятой внутренней интерфейсной магистрали, интерфейсные входы-выходы седьмого процессора и шестого блока дискретного ввода-вывода соединены между собой посредством седьмой внутренней интерфейсной магистрали, интерфейсные входы-выходы восьмого процессора и блока связи с картографическим сервером соединены между собой посредством восьмой внутренней интерфейсной магистрали, сетевые входы-выходы первого, второго и третьего, седьмого и восьмого процессоров соединены с соответствующими входами-выходами коммутатора сети межпроцессорного обмена, сетевые входы-выходы первого, второго, третьего и четвертого блоков связи с сетевой интерфейсной магистралью межпроцессорного обмена соединены между собой посредством сетевой интерфейсной магистрали межпроцессорного обмена, которая подключена к соответствующему входу-выходу коммутатора сети межпроцессорного обмена, входы интерфейса клавиатуры и входы интерфейса координатно-указательного устройства первого, седьмого и восьмого процессоров соединены с соответствующими выходами демультиплексора интерфейсов клавиатуры и координатно-указательного устройства, к входам которого подключены блок клавиатуры и координатно-указательное устройство, к видеовыходу первого процессора подключен первый дисплей, к выходу первого блока дискретного ввода-вывода подключен блок ключей блокировки цепей старта, первый выход которого соединен со вторыми входами блоков ключей блокировки цепей старта ОИН левого борта, ОИН правого борта, ОГН левого борта и ОГН правого борта, второй выход блока ключей блокировки цепей старта соединен с входами-выходами шестого блока дискретного ввода-вывода, к видеовыходу седьмого процессора подключен блок видеоусилителей, к выходу которого подключен сенсорный дисплей, выход сенсорного дисплея соединен с седьмым процессором, к видеовыходу восьмого процессора подключен второй дисплей, входы первого, второго и третьего блоков ввода данных от корабельных систем образуют первую группу входов интерфейсов связи с корабельными системами, входы третьего процессора, четвертого и пятого блоков ввода данных от корабельных систем, а также входы-выходы соответствующих последовательных радиальных каналов связи блока управления последовательными радиальными каналами связи образуют вторую группу входов интерфейсов связи с корабельными системами, к блоку управления последовательными радиальными каналами связи подключены третий и четвертый последовательные радиальные каналы связи, которые подключены, соответственно, к шестому и девятому процессорам, к второму процессору подключены первый и второй последовательные радиальные каналы связи, которые подключены, соответственно, к четвертому и пятому процессорам, выходы второго, третьего, четвертого и пятого блоков дискретного ввода-вывода соединены с первыми входами блоков ключей блокировки цепей старта ОИН левого борта, ОИН правого борта, ОГН левого борта и ОГН правого борта, выходы которых образуют группы выходов управления цепями старта ОИН левого борта, ОИН правого борта, ОГН левого борта и ОГН правого борта, соответственно, входы-выходы второго, третьего, четвертого и пятого блоков дискретного ввода-вывода образуют группы дискретных входов-выходов связи с ОИН левого борта, с ОИН правого борта, с ОГН левого борта и ОГН правого борта, соответственно, выходы пультов резервного способа стрельбы ОИН левого борта, ОИН правого борта, ОГН левого борта и ОГН правого борта соединены с третьими входами блоков ключей блокировки цепей старта ОИН левого борта, ОИН правого борта, ОГН левого борта и ОГН правого борта, соответственно, к третьему входу блока ключей блокировки цепей старта ОГН левого борта подключен также выход блока аварийного выброса ОГН левого борта, к третьему входу блока ключей блокировки цепей старта ОГН правого борта подключен также выход блока аварийного выброса ОГН правого борта, выходы первого, второго, третьего и четвертого блоков цифроаналоговых преобразователей соединены с входами, соответственно, первого, второго, третьего и четвертого блоков устройств аналогового ввода-вывода, входы первого, второго, третьего и четвертого блоков преобразователей фаза-код соединены с выходами, соответственно, первого, второго, третьего и четвертого блоков устройств аналогового ввода-вывода, первый и второй блоки устройств аналогового ввода-вывода соединены, соответственно, с первым и вторым блоками следящих устройств, входы-выходы которых образуют группы выходов данных в виде угла поворота вала для связи с ОИН левого и правого бортов, соответственно, входы-выходы третьего блока устройств аналогового ввода-вывода образуют группу аналоговых выходов для связи с пусковыми установками ОГН левого борта, входы-выходы четвертого блока устройств аналогового ввода-вывода образуют группу аналоговых выходов для связи с пусковыми установками ОГН правого борта, выходы первого блока управления шаговыми двигателями образуют группу выходов управления шаговыми двигателями ОГН левого борта, выходы второго блока управления шаговыми двигателями образуют группу выходов управления шаговыми двигателями ОГН правого борта, сетевой вход-выход блока связи с картографическим сервером является входом-выходом сетевого интерфейса связи с картографическим сервером.



 

Похожие патенты:
Наверх