Устройство для моделирования суммы нормально распределенных случайных величин

 

Устройство для моделирования трехмерных векторов случайных величин с произвольным коэффициентом корреляции, содержащее блок управления, датчик имитации нормально распределенных СВ, девять блоков умножения, восемь блоков сложения, пять блоков вычитания, четыре блока деления, два блока вычисления квадратного корня, один блок вычисления экспоненты, четыре блока возведения в квадрат, отличающееся тем, что для моделирования суммы нормально распределенных случайных величин в него дополнительно введены один блок вычисления факториала, один блок памяти, три блока возведения в степень и одновременно были удалены датчик имитации равномерно распределенных СВ, один блок умножения, семь блоков сложения, один блок вычисления экспоненты, четыре блока вычитания, один блок деления, четыре блока возведения в квадрат, один блок вычисления квадратного корня, причем вход "П" устройства соединен с установочным входом блока 1 управления, вход “1/2” устройства соединен со вторыми информационными входами блока 3 вычитания, блока 17 возведения в степень, вход “2” устройства соединен с первыми информационными входами блоков 4 и 15 умножения, блока 13 деления, со вторым информационным входом блока 5 деления; вход “3” устройства соединен с первыми информационными входами блока 6 вычисления факториала, блока 7 умножения, блока 9 возведения в степень; вход “5” устройства соединен с первыми информационными входами блока 5 деления, блока 6 вычисления факториала, со вторыми информационными входами блоков 7 и 15 умножения, блока 11 возведения в степень; вход “” устройства соединен со вторым информационным входом блока 4 умножения; вход “n” устройства соединен с первыми информационными входами блоков 7 и 10 умножения, блока, 7 возведения в степень; вход “0” устройства соединен с первым информационным входом блока 3 вычитания, блоков 4,7,10 умножения, блока 6 вычисления факториала, блока 8 памяти, блока 11 возведения в степень, блока 12 деления, блока 21 сложения, первый выход блока 1 управления соединен с управляющим входом датчика 2 имитации СВ, второй выход блока 1 управления соединен с управляющими входами блоков 3 вычитания, 4 умножения, 5 деления, 6 вычисления факториала и 7 умножения, третий выход блока 1 управления соединен с управляющими входами блоков 3 вычитания, 4 умножения, 6 вычисления факториала и 7 умножения, 8 памяти, 9 возведения в степень, 10 умножения, 11 возведения в степень, 12 деления, 13 деления, четвертый выход блока 1 управления соединен с управляющими входами блоков 10 умножения, 11 возведения в степень, 12 деления, 8 памяти, 4 умножения, 14 вычисления квадратного корня, 7 умножения, 15 умножения, 16 умножения, 17 возведения в степень, пятый выход блока 1 управления соединен с управляющими входами блоков 7 умножения, 8 памяти, блока 18 умножения, 10 умножения, 19 умножения, 20 умножения, 11 возведения в степень, 6 вычисления факториала, шестой выход блока 1 управления соединен с управляющими входами блоков 21 сложения, 3 вычитания, 12 деления, седьмой выход блока 1 управления соединен с управляющими входами блоков 21 сложения, 8 памяти, 7 умножения, восьмой выход блока 1 управления соединен с управляющими входами блока 21 сложения, выход датчика 2 имитации нормально распределенных СВ соединен с первым информационным входом блока 3 вычитания, выход блока 3 вычитания соединен с информационным входом блока 8 памяти, со вторым информационным входом блока 9 возведения в степень и с первым информационным входом блока 7 умножения, выход блока 4 умножения соединен со вторым информационным входом блока 10 умножения, с первыми информационными входами блока 11 возведения в степень, блока 12 деления и блока 18 умножения, выход блока 5 деления соединен со вторым информационным выходом блока 11 возведения в степень, выход блока 6 вычисления факториала соединен со вторым информационным входом блока 12 деления, выход блока 7 умножения соединен со вторыми информационными входами блока 13 деления и блока 21 сложения, а также с первым информационным входом блока 19 умножения, выход блока 8 памяти соединен с первыми информационными входами блока 10 умножения, блока 11 возведения в степень и блока 21 сложения, выход блока 9 возведения в степень соединен с первым информационным входом блока 4 умножения, выход блока 10 умножения соединен с информационным входом блока 14 вычисления квадратного корня и со вторым информационным входом блока 21 сложения, выход блока 11 возведения в степень соединен со вторыми информационными входами блоков 7 и 16 умножения и с первым информационным входом блока 12 деления, выход блока 12 деления соединен со вторыми информационными входами блоков 4 и 7 умножения, выход блока 13 деления соединен с первым информационным входом блока 16 умножения, выход блока 14 вычисления квадратного корня соединен со вторыми информационными входами блоков 10 и 18 умножения, выход блока 15 умножения соединен со вторым информационным входом блока 19 умножения, выход блока 16 умножения соединен с первым информационным входом блока 20 умножения, выход блока 17 возведения в степень соединен со вторым информационным входом блока 20 умножения, выход блока 18 умножения соединен с первым информационным входом блока 21 сложения, выход блока 19 умножения соединен с первым информационным входом блока 3 вычитания, выход блока 20 умножения соединен со вторым информационным входом блока 3 вычитания, выход блока 21 сложения соединен с информационным входом блока 8 памяти, а также с информационным выходом Z устройства.



 

Похожие патенты:
Наверх