Устройство для решения задачи структурного синтеза аппаратуры контроля и управления

 

Устройство для решения задачи структурного синтеза аппаратуры контроля, содержащее блок управления, два датчика имитации нормально распределенной случайной величины (СВ), шесть блоков сложения, четыре блока вычитания, семь блоков сравнения, два блока памяти, два блока умножения, четыре блока деления, отличающееся тем, что, с целью расширения функциональных возможностей за счет использования известной схемы формирования решений автоматизированного контроля для нахождения показателей эффективности контроля путем статистического моделирования процесса функционирования системы автоматизированного контроля сложной структуры, в него дополнительно введены двенадцать блоков сложения, семь блоков сравнения, десять блоков памяти, два блока деления, причем вход "П" устройства соединен с установочным входом блока 1 управления, информационный выход блока 2 сложения соединен с информационным входом блока 3 памяти, выход которого соединен со вторым информационным входом блока 8 сравнения, выходы датчиков 4 и 5 имитации нормально распределенных случайных величин соединены соответственно со вторыми информационными входами блоков 6 и 7 умножения, выход блока 6 умножения соединен с вторым информационным входом блока 9 сложения, информационный выход блока 7 умножения соединен с первым информационным входом блока 11 сложения, информационные выходы блоков, 8, 18, 19, 22, 23, 25, 27, 29, 31, 32, 42, 43, 48, 49 сравнения соединены с информационным входом блока 1 управления, информационный выход блока 9 сложения соединен с первым информационным входом блока 10 сложения, выход которого соединен с информационным входом блока 12 памяти, информационный выход блока 11 сложения соединен с информационным входом блока 13 памяти, информационный выход блока 12 памяти соединен с первым информационным входом блока 14 деления, информационный выход блока 13 памяти соединен с первым информационным входом блока 15 деления, информационный выход блока 14 деления соединен со вторыми информационными входами блоков 19, 22, 23, 25, 27, 29, 31, 32 сравнения, информационный выход блока 15 деления соединен со входами вычитаемого блоков 20, 21 вычитания, информационный выход блока 16 сложения соединен с информационным входом блока 17 памяти, информационный выход блока 17 памяти соединен со вторыми информационными входами блоков 16 сложения и 18 сравнения, информационный выход блока 20 вычитания соединен с первыми информационными входами блоков 23, 27, 31 сравнения, информационный выход блока 21 вычитания соединен с первыми информационными входами блоков 25, 29, 32 сравнения, информационный выход блока 24 сложения соединен с информационным входом блока 33 памяти, информационный выход блока 26 сложения соединен с информационным входом блока 34 памяти, информационный выход блока 28 сложения соединен с информационным входом блока 35 памяти, информационный выход блока 30 сложения соединен с информационным входом блока 36 памяти, информационный выход блока 33 памяти соединен со вторыми информационными входами блоков 37 и 40 сложения, информационный выход блока 34 памяти соединен с первыми информационными входами блоков 37 и 39 сложения, информационный выход блока 35 памяти соединен с первыми информационными входами блоков 38 и 40 сложения, информационный выход блока 36 памяти соединен со вторыми информационными входами блоков 38 и 39 сложения, информационный выход блока 37 сложения соединен с первым информационным входом блока 42 сравнения, информационный выход блока 38 сложения соединен со вторым информационным входом блока 42 сравнения, информационный выход блока 39 сложения соединен с первыми информационными входами блоков 43, 48 сравнения, информационный выход блока 40 сложения соединен со вторыми информационными входами блоков 43, 48 сравнения, информационный выход блока 41 сложения соединен с первым информационным входом блока 49 сравнения, информационные выходы блоков 44-47 сложения соединены с информационными входами блоков 50-53 памяти соответственно, информационные выходы которых соединены с первыми информационными входами блоков 54-57 деления соответственно, их информационные выходы соединены с выходами устройства, что позволяет реализовать алгоритм расчета безусловных показателей достоверности автоматизированного контроля при решении задачи структурного синтеза аппаратуры контроля и управления.



 

Похожие патенты:
Наверх