Устройство для оценки точности определения коэффициента сохранения эффективности

 

Устройство оценки точности определения коэффициента сохранения эффективности (КСЭ), позволяющее определять ошибку, характеризующую точность расчетов КСЭ, отличающееся тем, что для решения поставленной задачи в него введены два блока умножения, три блока деления, блок сложения, блок вычитания, блок вычисления квадратного корня, блок вычисления квантиля функции Лапласа, причем вход устройства соединен с первым информационным входом блока деления, вход L устройства соединен со вторыми информационными входами первого и второго блоков деления, L входов k efj устройства соединены с L информационными входами блока сложения, первый выход блока управления соединен с управляющим входом блока сложения, второй выход блока управления соединен с управляющим входом первого блока деления, третий выход блока управления соединен с управляющим входом блока вычитания, четвертый выход блока управления соединен с управляющим входом первого блока умножения, пятый выход блока управления соединен с управляющим входом второго и третьего блоков деления, шестой выход блока управления соединен с управляющим входом блока вычисления квадратного корня и блока вычисления квантиля функции Лапласа, седьмой выход блока управления соединен с управляющим входом второго блока умножения, выход блока сложения соединен с первым информационным входом первого блока деления, выход первого блока деления соединен со вторым информационным входом блока вычитания и первым информационным входом первого блока умножения, на первый информационный вход блока вычитания подается сигнал равный 1, выход блока вычитания соединен со вторым информационным входом первого блока умножения, выход первого блока умножения соединен с первым информационным входом второго блока деления, выход второго блока деления соединен с информационным входом блока вычисления квадратного корня, выход блока вычисления квадратного корня соединен со вторым информационным входом второго блока умножения, на второй информационный вход третьего блока деления подается сигнал, равный 2, выход третьего блока деления соединен с информационным входом блока вычисления квантиля функции Лапласа, выход блока вычисления квантиля функции Лапласа соединен с первым информационным входом второго блока умножения, выход второго блока умножения является выходом устройства.



 

Похожие патенты:
Наверх