Вычислительное устройство

Авторы патента:

7 G06F7/52 -

 

Вычислительное устройство, содержащее регистры множимого и множителя, К умножителей, сумматор элементарных произведений, регистр частичных произведений, сумматор частичных произведений, регистр результата и блок микропрограммного управления, регистры первого и второго операндов, блок начального приближения, первый и второй коммутаторы, буферный регистр, третий коммутатор, причем выходы соответствующих р разрядов регистра множимого соединены со входами первого сомножителя i-го умножителя, входы второго сомножителя которого соединены с выходами младших р разрядов регистра множителя, выходы старших р разрядов i-го умножителя соединены со входами соответствующих р разрядов первого слагаемого сумматора элементарных произведений, входы разрядов второго слагаемого которого соединены соответственно с выходами младших р разрядов j-го умножителя, выходы младших р разрядов первого умножителя соединены соответственно со входами младших р разрядов регистра частичных произведений, входы последующих разрядов которого соединены соответственно с выходами сумматора элементарных произведений, а выходы - со входами первого слагаемого сумматора частичных произведений, входы второго слагаемого которого соединены соответственно с выходами регистра результата, входы записи регистра множимого, сдвига регистра множителя, выдачи К умножителей, разрешения суммирования сумматоров элементарных произведений и частичных произведений, записи и сдвига регистра результата соединены соответственно с первого по седьмой выходами блока микропрограммного управления, вход записи регистра частичных произведений соединен со входом разрешения суммирования сумматора элементарных произведений, регистры первого и второго операндов, три коммутатора, блок начального приближения и буферный регистр, выход которого соединен с информационным входом регистра множителя, а информационный вход - с выходом первого коммутатора, первый информационный вход которого соединен с выходом блока начального приближения, информационные входы которого соединены с выходами старших (р+1) разрядов регистра второго операнда, выходы (n-1) разрядов которого соединены с первым информационным входом второго коммутатора, второй информационный вход которого соединен с выходом регистра первого операнда, а третий информационный вход - с выходами старших разрядов, начиная со второго регистра результата, выходы старших n разрядов которого соединены со вторым информационным входом первого коммутатора, третий информационный вход которого соединен с выходом регистра второго операнда, прямой и инверсный входы сумматора частичных произведений соединены соответственно с первым и вторым информационными входами третьего коммутатора, выход которого соединен с информационным входом регистра результата, выход второго коммутатора соединен с информационным входом регистра множимого, входы записи регистров первого и второго операндов соединены с восьмым выходом блока микропрограммного управления, девятый, десятый и одиннадцатый выходы которого соединены соответственно с первым, вторым и третьим управляющими входами второго коммутатора, первый, второй и третий управляющие входы первого коммутатора соединены соответственно с двенадцатым, тринадцатым и четырнадцатым выходами блока микропрограммного управления, пятнадцатый, шестнадцатый и семнадцатый выходы которого соединены соответственно с входами выдачи блока начального приближения, входами записи буферного регистра и регистра множителя, восемнадцатый, девятнадцатый и двадцатый выходы блока микропрограммного управления соединены соответственно с входом слежения с единицей сумматора частичных произведений и первым и вторым управляющими входами третьего коммутатора, вход кода операций и тактовый вход в устройство соединены соответственно с информационным и тактовым входами блока микропрограммного управления, отличающееся тем, что, с целью согласования устройства при работе с источниками сигналов малой мощности и возможности одновременного подключения нескольких таких устройств к одному источнику информации, в устройство введен блок эмиттерного повторителя, вход которого соединен с входом пуска устройства, а выход соединен с входом блока микропрограммного управления.



 

Похожие патенты:
Наверх