Многоканальный адаптер аналогового ввода-вывода

Авторы патента:

7 G06F3/00 -

 

Многоканальный адаптер аналогового ввода-вывода, содержащий цифроаналоговый преобразователь, контроллер внешней интерфейсной магистрали информационного обмена, первый усилитель, дополнительно содержит аналого-цифровой преобразователь, m-1 цифро-аналоговых преобразователей, где m - целое число большее или равное четырем, микропроцессор, устройство управления аналого-цифровым преобразователем, устройство управления цифроаналоговыми преобразователями, второй усилитель, третий усилитель, четвертый усилитель, первый ключ включения тестового режима, второй ключ включения тестового режима, третий ключ включения тестового режима, четвертый ключ включения тестового режима, первый мультиплексор, второй мультиплексор, третий мультиплексор, четвертый мультиплексор, m ключей, формирователь опорного напряжения, блок синхронизации, внутреннюю параллельную интерфейсную магистраль информационного обмена, внутреннюю последовательную интерфейсную магистраль информационного обмена, при этом интерфейсные входы-выходы микропроцессора, устройства управления аналого-цифровым преобразователем, устройства управления цифроаналоговыми преобразователями, интерфейсный выход аналого-цифрового преобразователя соединены между собой и с первым входом-выходом контроллера внешней интерфейсной магистрали информационного обмена при помощи внутренней параллельной интерфейсной магистрали информационного обмена, первый выход устройства управления аналого-цифровым преобразователем соединен с входом сигнала строба начала преобразования аналого-цифрового преобразователя, второй выход устройства управления аналого-цифровым преобразователем соединен с входом сигнала выбора микросхемы аналого-цифрового преобразователя, третий выход устройства управления аналого-цифровым преобразователем соединен с входом сигнала чтения аналого-цифрового преобразователя, второй вход устройства управления аналого-цифровым преобразователем соединен с выходом сигнала занятости аналого-цифрового преобразователя, выходы первого, второго, третьего и четвертого ключей включения тестового режима через первый, второй, третий и четвертый усилители соединены, соответственно, с первым, вторым, третьим и четвертым входами аналого-цифрового преобразователя, первые входы первого, второго, третьего и четвертого ключей включения тестового режима соединены с выходами, соответственно, первого, второго, третьего и четвертого мультиплексоров, второй вход первого ключа включения тестового режима соединен с первым выходом формирователя опорного напряжения, второй вход третьего ключа включения тестового режима соединен с третьим выходом формирователя опорного напряжения, вторые выходы второго и четвертого ключей включения тестового режима соединены с точкой с нулевым потенциалом, управляющие входы первого, второго, третьего и четвертого ключей включения тестового режима соединены с четвертым выходом устройства управления аналого-цифровым преобразователем, управляющие входы первого, второго, третьего и четвертого мультиплексоров соединены с пятым выходом устройства управления аналого-цифровым преобразователем, входы первого и второго мультиплексоров являются входами аналоговых сигналов, входы третьего мультиплексора соединены с соответствующими выходами цифроаналоговых преобразователей с первого по n-й, входы четвертого мультиплексора соединены с соответствующими выходами цифроаналоговых преобразователей с (n+1)-го по m-й, первый выход формирователя опорного напряжения соединен с первыми входами ключей с первого по m-й, третий выход формирователя опорного напряжения соединен со вторыми входами ключей с первого по m-й, второй выход формирователя опорного напряжения соединен с точкой с нулевым потенциалом, выходы ключей с первого по m-й соединены с входами опорного напряжения соответствующих цифроаналоговых преобразователей с первого по m-й, выходы которых являются выходами аналоговых сигналов с первого по m-й, управляющие входы ключей с первого по m-й и управляющие входы цифроаналоговых преобразователей с первого по m-й соединены с соответствующими выходами устройства управления цифроаналоговыми преобразователями, первый вход устройства управления аналого-цифровым преобразователем и вход синхронизации устройства управления цифроаналоговыми преобразователями соединены с выходом блока синхронизации, вход которого является входом переменного напряжения, интерфейсные входы цифроаналоговых преобразователей с первого по m-й соединены при помощи внутренней последовательной интерфейсной магистрали информационного обмена с выходом последовательной интерфейсной магистрали информационного обмена микропроцессора, второй вход-выход контроллера внешней интерфейсной магистрали информационного обмена является входом-выходом внешней интерфейсной системной магистрали информационного обмена.



 

Похожие патенты:
Наверх