Радиолокационная станция

 

1. Радиолокационная станция, содержащая антенный блок, коммутатор приема-передачи, передатчик, задающий генератор, сверхвысокочастотный приемник, приемник, вычислитель, систему индикации и синхронизатор, причем выход задающего генератора подключен к первому входу передатчика, выход которого соединен со входом коммутатора приема-передачи, вход-выход которого соединен с антенным блоком, выход коммутатора приема-передачи подключен ко входу сверхвысокочастотного приемника, выход сверхвысокочастотного приемника подключен ко входу приемника, выход вычислителя подключен ко второму входу системы индикации, отличающаяся тем, что дополнительно содержит аналоговый процессор сигнала, программируемый процессор сигнала, управляющий вычислитель и адаптер-коммутатор, при этом выход управляющего вычислителя второй магистралью соединен с первым входом программируемого процессора сигнала, первым входом аналогового процессора сигнала и третьим входом-выходом адаптера-коммутатора, второй вход аналогового процессора сигнала подключен к выходу сверхвысокочастотного приемника, второй выход аналогового процессора сигнала соединен с первым входом задающего генератора, первый выход аналогового процессора сигнала соединен со вторым входом программируемого процессора сигнала, выход которого подключен к третьему входу системы индикации, второй вход-выход адаптера-коммутатора соединен со входом-выходом вычислителя, второй выход синхронизатора соединен с третьим входом аналогового процессора сигнала, первый выход синхронизатора соединен с третьим входом задающего генератора, выход приемника, первый вход-выход адаптера-коммутатора, второй вход задающего генератора, второй вход передатчика, первый вход системы индикации соединены первой магистралью.

2. Радиолокационная станция по п.1, отличающаяся тем, что аналоговый процессор сигнала содержит аттенюатор, вход которого является вторым входом аналогового процессора сигнала, а выход соединен с объединенными первыми входами двух умножителей, выходы каждого из которых подключены к последовательно соединенным фильтрам низких частот, аналого-цифровым преобразователям и сумматорам, выходы которых объединены и образуют первый выход аналогового процессора сигнала, синхронизатор, первый выход которого соединен с управляющим входом аттенюатора, второй выход синхронизатора соединен со входом фазовращателя, выходы которого соединены со вторыми входами соответствующих умножителей, третий выход синхронизатора подключен к объединенным управляющим входам аналого-цифровых преобразователей, четвертый выход синхронизатора подключен к объединенным вторым входам сумматора, пятый выход синхронизатора является вторым выходом аналогового процессора сигнала, первый вход синхронизатора является первым входом аналогового процессора сигнала, а второй вход синхронизатора является третьим входом аналогового процессора сигнала.

3. Радиолокационная станция по п.1, отличающаяся тем, что адаптер-коммутатор содержит адаптер, вход-выход которого является третьим входом-выходом адаптера-коммутатора, а выход адаптера подключен ко входу коммутатора, первый вход-выход которого является первым входом-выходом адаптера-коммутатора и соединен со входом запоминающего устройства, выход запоминающего устройства соединен со входом адаптера, а второй вход-выход коммутатора является вторым входом-выходом адаптера-коммутатора.

4. Радиолокационная станция по п.1, отличающаяся тем, что программируемый процессор сигнала содержит модуль приема и буферизации, модуль обработки сигнала, модуль процессора данных и модуль графического контроллера, причем первый вход модуля приема и буферизации соединен с первым входом модуля процессора данных, второй вход модуля приема и буферизации соединен с первым входом модуля обработки сигнала, вторым входом модуля процессора данных и первым входом модуля графического контроллера, третий вход модуля приема и буферизации соединен со вторым входом модуля обработки сигнала, третий вход модуля обработки сигнала соединен со вторым входом модуля графического контроллера, третий вход модуля графического контроллера подключен к третьему входу модуля процессора данных, выход модуля обработки сигнала соединен с четвертым входом модуля приема и буферизации, выход модуля приема и буферизации соединен с четвертым входом модуля обработки сигнала, выход модуля графического контроллера является выходом программируемого процессора сигнала, четвертый вход модуля процессора данных является первым входом программируемого процессора сигнала, пятый вход модуля приема и буферизации является вторым входом программируемого процессора сигнала.



 

Похожие патенты:
Наверх