Интерполятор

Авторы патента:

6 G06J3/00 -

 

1. Интерполятор, содержащий первый и второй делители частоты, выходы которых подключены соответственно к счетным входам первого и второго счетчиков координат, разрядные выходы которых соединены с входами первого и второго цифроаналоговых преобразователей соответственно, выходы которых являются выходами интерполятора и подключены соответственно к первым входам компараторов напряжений, выходы которых соединены с первым и вторым входами блока управления, выходы с первого по четвертый которого соединены соответственно с входами управления реверсом первого и второго счетчиков координат и с первыми входами первого и второго элементов И, вторые входы которых подключены к генератору тактовых импульсов, а выходы - к счетным входам первого и второго делителей частоты, два элемента задержки и две группы ключей, отличающийся тем, что он содержит блок фиксации узлов интерполяции, счетчик узлов интерполяции и блок задания констант интерполируемой функции, первый и второй выходы которого соединены соответственно с третьим и четвертым входами блока управления, пятый и шестой входы которого подключены соответственно к первому и второму выходам блока фиксации узлов интерполяции, первый и второй входы которого соединены соответственно с выходами первого и второго цифроаналоговых преобразователей, пятый и шестой выходы блока управления подключены соответственно к счетному входу и входу управления реверсом счетчика узлов интерполяции, третий и четвертый выходы блока задания констант интерполируемой функции соединены соответственно с вторыми входами первого и второго компараторов напряжений и с третьим и четвертым входами блока фиксации узлов интерполяции, пятый вход которого подключен к пятому выходу блока задания констант интерполируемой функции, группа выходов которого соединена с установочными входами счетчика узлов интерполяции, разрядные выходы которого соединены через первую группу ключей с прямыми установочными входами первого делителя частоты и через вторую группу ключей - с инверсными установочными входами второго делителя частоты, причем выход каждого из делителей частоты подключен через соответствующий элемент задержки к управляющим входам первой и второй групп ключей.

2. Интерполятор по п.1, отличающийся тем, что блок фиксации узлов интерполяции содержит сумматор, нуль-орган, узел выделения знака отклонения интерполируемой функции и три квадратичных функциональных преобразователя, подключенные через сумматор к нуль-органу и узлу выделения знака отклонения интерполируемой функции, выходы которого являются соответственно первым и вторым выходами блока, первым и вторым входом которого являются первые входы первого и третьего квадратичных функциональных преобразователей, вторые входы которых являются соответственно третьим и четвертым входами блока, пятым входом которого является вход второго квадратичного функционального преобразователя.



 

Похожие патенты:
Наверх