Устройство для определения напряжения нейтрали и положения нулевой точки

 

Полезная модель относится к области систем обработки информации и может быть использована при определении напряжения нейтрали и положения нулевой точки по массивам отсчетов мгновенных значений фазных напряжений. Позволяет измерять угол расхождения векторов F между напряжением UA и между напряжением UAO1, действующее значение напряжения нейтрали UN, угол расхождения векторов D между напряжением UN и напряжением UAO1 , а также угол расхождения векторов E между напряжением U A и напряжением UN. Устройство для определения определении напряжения нейтрали и положения нулевой точки по массивам отсчетов мгновенных значений фазных напряжений, содержит два устройства выборки-хранения, а к первому устройству выборки-хранения последовательно подключены третье устройство выборки-хранения, инвертор, сумматор, перемножитель, интегратор, первый перемножитель-делитель; ко второму устройству выборки-хранения последовательно подключены четвертое устройство выборки-хранения, второй сумматор, выход которого подключен ко второму входу первого перемножителя, кроме того, к выходу первого устройства выборки и хранения подсоединен второй вход первого сумматора, вход преобразователя действующих значений, а к выходу второго устройства выборки и хранения подсоединен второй вход второго сумматора, второй вход преобразователя действующих значений; к первому выходу преобразователя действующих значений подключен второй перемножитель, к которому последовательно подключены третий сумматор, второй инвертор, третий перемножитель, четвертый сумматор, второй перемножитель-делитель, выход второго перемножителя-делителя подключен к ЭВМ, а также к входу третьего и четвертого перемножителей-делителей, кроме того, к первому выходу преобразователя действующих

значений подсоединены первый и второй входы четвертого перемножителя, выход которого связан с пятым сумматором, также к первому выходу преобразователя действующих значений подключен второй вход третьего перемножителя-делителя; ко второму выходу преобразователя действующих значений подсоединены первый и второй входы пятого перемножителя, выход которого связан со вторым входом пятого сумматора, подключенным ко второму входу четвертого сумматора, второй выход преобразователя действующих значений связан со вторым входом второго перемножителя и со вторым входом четвертого перемножителя-делителя; входы первого и второго устройств выборки-хранения связаны с шестым перемножителем, выход шестого перемножителя связан со вторым интегратором, выход которого соединен с пятым перемножителем-делителем, подключенным ко второму входу третьего перемножителя; к каждому устройству выборки-хранения подключен тактовый генератор, кроме того, выход второго перемножителя связан со вторым входом третьего сумматора, вторыми входами первого и пятого перемножителей-делителей; выход первого перемножителя-делителя подключен к ЭВМ, к третьим входам третьего и четвертого перемножителей-делителей, подключенных в свою очередь к ЭВМ; устройство для определения определении напряжения нейтрали и положения нулевой точки также включает в себя резисторы, соединенные в звезду, входы которых подключены к входу устройства; к нейтрали звезды резисторов подключен второй вход дифференциального усилителя, выход которого соединен с входом второго устройства выборки-хранения, второй вход дифференциального усилителя подключен к входу устройства. 3 илл.

Полезная модель относится к области систем обработки информации и может быть использована при определении напряжения нейтрали и положения нулевой точки по массивам отсчетов мгновенных значений фазных напряжений.

В настоящее время нет устройств для определения напряжения нейтрали и положения нулевой точки.

Задачей полезной модели является создание устройства для определения напряжения и положения нулевой точки.

Указанный технический результат достигается тем, что в устройстве для определения напряжения нейтрали и положения нулевой точки, согласно полезной модели, к первому устройству выборки-хранения последовательно подключены третье устройство выборки-хранения, инвертор, сумматор, перемножитель, интегратор, первый перемножитель-делитель. Ко второму устройству выборки-хранения последовательно подключены четвертое устройство выборки-хранения, второй сумматор, выход которого подключен ко второму входу первого перемножителя. Кроме того, к выходу первого устройства выборки и хранения подсоединен второй вход первого сумматора и вход преобразователя действующих значений, а к выходу второго устройства выборки и хранения подсоединен второй вход второго сумматора и второй вход преобразователя действующих значений. При этом к первому выходу преобразователя действующих значений подключен второй перемножитель, к которому последовательно подключены третий сумматор, второй инвертор, третий перемножитель, четвертый сумматор, второй перемножитель-делитель, выход которого подключен к ЭВМ и к входам третьего и четвертого перемножителей-делителей. Кроме того, к первому выходу преобразователя действующих значений подсоединены первый и

второй входы четвертого перемножителя, выход которого связан с пятым сумматором. При этом к первому выходу преобразователя действующих значений подключен второй вход третьего перемножителя-делителя, а ко второму выходу преобразователя действующих значений подсоединены первый и второй входы пятого перемножителя, выход которого связан со вторым входом пятого сумматора, соединенного со вторым входом четвертого сумматора, причем второй выход преобразователя действующих значений связан со вторым входом второго перемножителя и со вторым входом четвертого перемножителя-делителя. Кроме того, входы первого и второго устройств выборки-хранения связаны с шестым перемножителем, выход шестого перемножителя связан со вторым интегратором, выход которого соединен с пятым перемножителем-делителем, подключенным ко второму входу третьего перемножителя. К каждому устройству выборки-хранения подключен тактовый генератор. Причем выход второго перемножителя связан со вторым входом третьего сумматора, вторыми входами первого и пятого перемножителей-делителей; выход первого перемножителя-делителя подключен к ЭВМ и к третьим входам третьего и четвертого перемножителей-делителей, которые связаны с ЭВМ. К нейтрали звезды резисторов подключен второй вход дифференциального усилителя, выход которого соединен с входом второго устройства выборки-хранения, а входами устройства связанного с концом линии электропередачи являются резисторы соединенные в звезду и вход дифференциального усилителя.

С помощью предложенного устройства можно определить напряжение нейтрали и положение нулевой точки по массивам отсчетов мгновенных значений фазных напряжений (фиг.2):

1) угол расхождения векторов F между напряжением UA и между напряжением UAO1;

2) действующее значение напряжения нейтрали UN;

3) угол расхождения векторов D между напряжением U N и напряжением UAO1;

4) угол расхождения векторов E между напряжением UA и напряжением UN.

На фиг.1 представлена схема включения устройства для определения напряжения нейтрали и положения нулевой точки по массивам отсчетов мгновенных значений фазных напряжений в ЛЭП и к системе (ЭВМ).

На фиг.2 изображена векторная диаграмма линейных и фазных напряжений.

На фиг.3 изображена аппаратная схема блока расчета D, E, F, U N.

Устройство для определения напряжения нейтрали и положения нулевой точки (фиг.1) состоит из одного блока расчета, входы которого связаны с концом линии электропередачи, а выходы блока расчета подключены к ЭВМ.

Блок расчета D, E, F, U N (фиг.3) содержит два устройства выборки-хранения. К первому устройству выборки-хранения 1 (УВХ 1) последовательно подключены третье устройство выборки-хранения 3 (УВХ 3), инвертор 4, сумматор 5, перемножитель 6, интегратор 7, первый перемножитель-делитель 8. Ко второму устройству выборки-хранения 2 (УВХ 2) последовательно подключены четвертое устройство выборки-хранения 9 (УВХ 4), второй сумматор 10, выход которого подключен ко второму входу первого перемножителя 6. Кроме того, к выходу первого устройства выборки и хранения 1 (УВХ 1) подсоединен второй вход первого сумматора 5, вход преобразователя действующих значений 11 (ПДЗ), а к выходу второго устройства выборки и хранения 2 (УВХ 2) подсоединен второй вход второго сумматора 10, второй вход преобразователя действующих значений 11 (ПДЗ). К первому выходу преобразователя действующих значений 11 (ПДЗ) подключен второй перемножитель 12, к

которому последовательно подключены третий сумматор 13, второй инвертор 14, третий перемножитель 15, четвертый сумматор 16, второй перемножитель-делитель 17. Выход второго перемножителя-делителя 17 подключен к ЭВМ, а также к входу третьего 18 и четвертого 19 перемножителей-делителей. Кроме того, к первому выходу преобразователя действующих значений 11 (ПДЗ) подсоединены первый и второй входы четвертого перемножителя 20, выход которого связан с пятым сумматором 21. Также к первому выходу преобразователя действующих значений 11 (ПДЗ) подключен второй вход третьего перемножителя-делителя 18. Ко второму выходу преобразователя действующих значений 11 (ПДЗ) подсоединены первый и второй входы пятого перемножителя 22, выход которого связан со вторым входом пятого сумматора 21, подключенным ко второму входу четвертого сумматора 16. Второй выход преобразователя действующих значений 11 (ПДЗ) связан со вторым входом второго перемножителя 12 и со вторым входом четвертого перемножителя-делителя 19. Входы первого 1 (УВХ 1) и второго (УВХ 2) устройств выборки-хранения связаны с шестым перемножителем 23. Выход шестого перемножителя 23 связан со вторым интегратором 24, выход которого соединен с пятым перемножителем-делителем 25, подключенным ко второму входу третьего перемножителя 15. К каждому устройству выборки-хранения подключен тактовый генератор 26 (ТГ). Кроме того, выход второго перемножителя 12 связан со вторым входом третьего сумматора 13, вторыми входами первого 8 и пятого 25 перемножителей-делителей. Выход первого перемножителя-делителя 8 подключен к ЭВМ, к третьим входам третьего 18 и четвертого 19 перемножителей-делителей, подключенных в свою очередь к ЭВМ. Блок расчета D, E, F, UN (фиг.3) также включает в себя резисторы, соединенные в звезду, входы которых подключены к входу устройства. К нейтрали звезды резисторов подключен второй вход дифференциального усилителя 27 (ДУ), выход которого соединен с входом второго устройства выборки-хранения 2 (УВХ 2). Второй вход дифференциального усилителя 27 (ДУ) подключен к входу устройства.

Все устройства выборки-хранения реализованы на микросхемах 1100СК2. В качестве резисторов могут быть использованы высокоомные активные сопротивления (например, 3 МОм и более). Программатор действующих значений 11 (ПДЗ) выполнен на микроконтроллере серии 51 производителя atmel AT89S53. Дифференциальный усилитель 27 (ДУ), инверторы, сумматоры и интеграторы реализованы на операционных усилителях 140УД17А. В качестве перемножителей и перемножителей-делителей может быть использована микросхема 525ПС3. Тактовый генератор 26 (ТГ) может быть реализован на микроконтроллере АТ80С2051.

Устройство работает следующим образом. На входы блока расчета D, Е, F, UN устройства, реализующего способ определения напряжения нейтрали и положения нулевой точки по массивам отсчетов мгновенных значений фазных напряжений, подают одновременно следующие сигналы:

1) - режим симметричной нагрузки фазы А,

2) - режим несимметричной нагрузки фазы В,

3) - режим несимметричной нагрузки фазы С,

На блок расчета D, E, F, UN на вход первого устройства выборки-хранения 1 (УВХ 1) поступает сигнал u AO1(tj), на соответствующие резисторы поступают сигналы:

1) - на резистор фазы А,

2) - на резистор фазы В,

3) - на резистор фазы С,

на первый вход дифференциального усилителя (ДУ) сигнал UAO1(t j),

где tj=t 1, t2, ..., tN - моменты времени,

- число разбиений на периоде Т,

t=1·10-3 с - шаг дискретизации массивов мгновенных значений токов и напряжений в начале и в конце ЛЭП.

Суммарный сигнал трех фаз с нейтрали звезды резисторов поступает на второй вход дифференциального усилителя 27 (ДУ). С помощью дифференциального усилителя 27 (ДУ) суммируют сигнал фазы А и суммарный сигнал трех фаз с нейтрали звезды резисторов. На выходе дифференциального усилителя 27 (ДУ) получают симметричную составляющую сигнала фазы A uA(t j). Значения сигналов подавают на соответствующие входы шестого перемножителя 23 и записывают в блоки выборки-хранения 1 (УВХ 1), 2 (УВХ 2) и хранят там, как текущие. С выхода устройства выборки-хранения 1 (УВХ 1) сигнал uAO1(t j) поступает на второй вход сумматора 5, на первый вход программатора действующих значений 11 (ПДЗ) и в устройство выборки-хранения 3 (УВХ 3), в котором становится предыдущим значением. В то же время с выхода устройства выборки-хранения 2 (УВХ 2), значение сигнала uA(tj) поступает на второй вход второго сумматора 10, на второй вход программатора действующих значений 11 (ПДЗ) и в устройство выборки-хранения 9 (УВХ 4), в котором становится предыдущим значением. На выходах программатора действующих значений 11 (ПДЗ) получают действующие значения сигналов

uAO1(t j) и uA(tj)

С выхода устройства выборки-хранения 3 (УВХ 3) предыдущее значение сигнала uAO1(t j) поступает в инвертор 4, в котором отрицательное значение предыдущего сигнала uAO1(t j) преобразовывается в положительное. С выхода инвертора 4 значение сигнала uAO1(t j) поступает на вход сумматора 5. С помощью сумматора 5 определяют разность текущего и предыдущего значений сигнала u AO1(tj). С выхода сумматора 5 разность текущего и предыдущего значений сигнала uAO1 (tj) поступает на вход перемножителя 6. В то же время с выхода устройства выборки-хранения 9 (УВХ 4), предыдущее значение сигнала uA(t j) поступает на первый вход второго сумматора 10. С помощью второго сумматора 10 определяют разность текущего и предыдущего значений сигнала uA(tj ). С выхода второго сумматора 10 разность текущего и предыдущего значений сигнала uA(tj ) поступает на второй вход перемножителя 6. С помощью перемножителя 6 значения разности и суммы сигналов перемножают и подавают на вход первого интегратора 7. С помощью первого интегратора 7 суммируют произведения разности и суммы сигналов и определяют значение реактивной квазимощности

С выхода первого интегратора 7 значение реактивной квазимощности поступает на вход первого перемножителя-делителя 8. Одновременно с описанным выше процессом, в шестом перемножителе 23 сигналы uAO1(tj ) и uA(tj) перемножают и подают на вход второго интегратора 24. С помощью второго интегратора 24 суммируют произведения сигналов и определяют значение активной квазимощности

С выхода второго интегратора 24 значение активной квазимощности поступает на вход пятого перемножителя-делителя 25. В то же время с первого выхода программатора действующих значений 11 (ПДЗ) действующее значение сигнала U AO1 поступает на первый вход второго перемножителя 12, на первый и второй входы четвертого перемножителя 20, на второй вход третьего перемножителя-делителя 18. Со второго выхода программатора действующих значений 11 (ПДЗ) действующее значение сигнала U A поступает на второй вход второго перемножителя 12, на первый и второй входы пятого перемножителя 22, на второй вход четвертого перемножителя-делителя 19. Значения сигналов U AO1 и UA перемножают с помощью четвертого 20 и пятого 22 перемножителей и подают на первый и второй входы пятого сумматора 21, в котором суммируют произведения сигналов UAO1 и UA. С выхода пятого сумматора 21 сумма произведений сигналов U AO1 и UA поступает на второй вход четвертого сумматора 16. Одновременно с описанным выше процессом, во втором перемножителе 12 сигналы UAO1 и UA перемножают и подают на второй вход пятого перемножителя-делителя 25, на второй вход перемножителя-делителя 8, на первый и второй входы третьего сумматора 13. С помощью пятого перемножителя-делителя 25 определяют значение косинуса угла расхождения векторов F между напряжением U A и между напряжением UAO1, которое затем подают на первый вход третьего перемножителя 15.

С помощью первого перемножителя-делителя 8 определяют значение синуса угла расхождения векторов F между напряжением UA и между

напряжением U AO1 (см. фиг.3), которое затем подают на первые входы третьего 18 и четвертого 19 перемножителей-делителей.

В то же время с помощью третьего сумматора 13 определяют сумму произведений сигналов UAO1 и U A. С выхода третьего сумматора 13 сумма произведений сигналов UAO1 и UA поступает во второй инвертор 14, с помощью которого отрицательное значение суммы произведений сигналов UAO1 и U A преобразовывалось в положительное. С выхода второго инвертора 14 значение сумма произведений сигналов UAO1 и UA поступает на второй вход третьего перемножителя 15. С помощью третьего перемножителя 15 значения сигналов перемножают и подают на первый вход четвертого сумматора 16, в котором суммируют произведения сигналов. С выхода четвертого сумматора сигнал поступает на первый вход второго перемножителя-делителя 17. При этом третий вход второго перемножителя-делителя 17 имеет отрицательную обратную связь со своим выходом. С помощью второго перемножителя-делителя 17 определяют действующее значение напряжения нейтрали

С выхода второго перемножителя-делителя 17 действующее значение напряжения нейтрали поступает на третьи входы третьего 18 и четвертого 19 перемножителей-делителей. С помощью третьего перемножителя-делителя 18 определяют значение синуса угла расхождения векторов D между напряжением UN и напряжением UAO1 (см. фиг.3)

С помощью четвертого перемножителя-делителя 19 определяют значение синуса угла расхождения векторов E между напряжением UA и напряжением UN (см. фиг.3)

Таким образом, полезная модель позволяет измерять синус угла расхождения векторов F между напряжением U A и между напряжением UAO1; действующее значение напряжения нейтрали UN; синус угла расхождения векторов D между напряжением U N и напряжением UAO1; угла расхождения векторов E между напряжением UA и напряжением UN.

Устройство для определения напряжения нейтрали и положения нулевой точки по массивам отсчетов мгновенных значений фазных напряжений, отличающееся тем, что к первому устройству выборки-хранения последовательно подключены третье устройство выборки-хранения, инвертор, сумматор, перемножитель, интегратор, первый перемножитель-делитель; ко второму устройству выборки-хранения последовательно подключены четвертое устройство выборки-хранения, второй сумматор, выход которого подключен ко второму входу первого перемножителя, кроме того, к выходу первого устройства выборки и хранения подсоединен второй вход первого сумматора и вход преобразователя действующих значений, а к выходу второго устройства выборки и хранения подсоединен второй вход второго сумматора и второй вход преобразователя действующих значений, при этом к первому выходу преобразователя действующих значений подключен второй перемножитель, к которому последовательно подключены третий сумматор, второй инвертор, третий перемножитель, четвертый сумматор, второй перемножитель-делитель, выход которого подключен к ЭВМ и к входам третьего и четвертого перемножителей-делителей, кроме того, к первому выходу преобразователя действующих значений подсоединены первый и второй входы четвертого перемножителя, выход которого связан с пятым сумматором, при этом к первому выходу преобразователя действующих значений подключен второй вход третьего перемножителя-делителя; а ко второму выходу преобразователя действующих значений подсоединены первый и второй входы пятого перемножителя, выход которого связан со вторым входом пятого сумматора, соединенного со вторым входом четвертого сумматора, причем второй выход преобразователя действующих значений связан со вторым входом второго перемножителя и со вторым входом четвертого перемножителя-делителя; кроме того, входы первого и второго устройств выборки-хранения связаны с шестым перемножителем, выход шестого перемножителя связан со вторым интегратором, выход которого соединен с пятым перемножителем-делителем, подключенным ко второму входу третьего перемножителя; а к каждому устройству выборки-хранения подключен тактовый генератор, причем выход второго перемножителя связан со вторым входом третьего сумматора, вторыми входами первого и пятого перемножителей-делителей; выход первого перемножителя-делителя подключен к ЭВМ и к третьим входам третьего и четвертого перемножителей-делителей, которые связаны с ЭВМ; к нейтрали звезды резисторов подключен второй вход дифференциального усилителя, выход которого соединен с входом второго устройства выборки-хранения, а входами устройства связанного с концом линии электропередачи являются резисторы соединенные в звезду и вход дифференциального усилителя.



 

Наверх