Устройство для контроля несанкционированного доступа

 

1. Устройство для контроля несанкционированного доступа, содержащее входные регистры, первые два входа которых соединены соответственно с входом данных от датчиков и шиной данных персональной ЭВМ, сдвиговый параллельно-последовательный регистр, первый вход которого соединен с выходом входных регистров, выходные регистры, первый вход которого соединен с выходом сдвигового параллельно-последовательного регистра, а выход - с шиной данных ПЭВМ, генератор, делитель, вход которого соединен с выходом генератора, передатчик, выход которого соединен с линией локальной сети контроля, приемник, вход которого соединен с шиной локальной сети контроля, кодер, вход которого соединен со вторым выходом сдвигового параллельно-последовательного регистра, а выход - с входом передатчика, декодер, входы которого соединены соответственно с первыми выходами приемника и делителя, а первый выход - с четвертым входом сдвигового параллельно-последовательного регистра, триггер ответа, выход которого соединен с шиной данных ПЭВМ, триггер готовности, выход которого соединен с третьим входом входных регистров, триггер прерывания, выход которого соединен с шиной прерывания ПЭВМ, а первый вход - со вторым выходом триггера готовности, блок управления, первый вход которого соединен со вторым выходом делителя, а первый и второй выходы непосредственно через схему ИЛИ - с двумя входами сдвигового параллельно-последовательного регистра, третий вход схемы ИЛИ соединен со вторым выходом декодера, блок постоянного запоминающего устройства (ПЗУ), первый вход и выход которого соединены соответственно с шиной адреса и шиной данных ПЭВМ, отличающееся тем, что в устройство дополнительно введены задатчики адреса ПЭВМ, адреса портов, адреса памяти, схема анализа адреса, четыре входа которой соединены соответственно с выходами задатчиков адреса портов и адреса памяти, входами записи и чтения из ПЭВМ, а выходы соответственно с входом блока ПЗУ, четвертым входом входных регистров и третьим входом выходных регистров, схема сравнения адреса ПЭВМ, три входа которой соединены соответственно с выходом задатчика адреса ПЭВМ, третьим выходом сдвигового параллельно-последовательного регистра и выходом приемника, а выход - с установочными входами триггера ответа и триггера прерывания, переключатель режима, вход которого соединен с четвертым выходом блока управления, а первый ("С") и второй ("П") выходы - со счетным входом триггера готовности, сбросовым входом триггера ответа, четвертым входом входных регистров и счетным входом триггера ответа, установочным входом триггера прерывания и третьим входом выходных регистров.

2. Устройство для контроля несанкционированного доступа по п.1, отличающееся тем, что блок управления содержит триггер переключения режима параллельный/последовательный, установочный вход которого соединен с входом "Запуск" блока, а выход - с выходом "Параллельный" блока, триггер синхронизации, установочный вход которого через схему И соединен с входом "Частота" блока и выходом триггера переключения режима параллельный/последовательный, распределитель импульсов, счетный вход которого соединен с входом "Частота" блока, сбросовый вход - с выходом триггера синхронизации, первый выход - с выходом "Импульс параллельный" блока, второй выход - со сбросовым входом триггера переключения режима параллельный/последовательный, третий выход - со сбросовым входом триггера синхронизации, триггер приема-передачи, установочный вход которого соединен с четвертым выходом распределителя импульсов, а выход - с выходом "Включение передачи" блока, счетчик, счетный вход которого соединен с входом "Частота" блока, сбросовый вход - с выходом триггера прием-передача, а выход - со сбросовым входом триггера приема-передачи, схема И, два входа которой соединены соответственно с выходом "Частота" блока и выходом триггера приема-передачи, а выход - с выходом "Синхронизирующая серия" блока.



 

Похожие патенты:
Наверх